EDA365电子工程师网

标题: 学会基础,才能开始电路设计~ [打印本页]

作者: dilidili    时间: 2017-10-21 11:24
标题: 学会基础,才能开始电路设计~
4 U% d5 d! k: V* i+ b1 |
嵌入式设计是个庞大的工程,今天就说说硬件电路设计方面的几个注意事项,首先,咱们了解下嵌入式的硬件构架。* m1 }/ ~4 }4 ?) }* ^* D$ U' T( |2 b
6 A: E8 N0 D' f, J
我们知道,CPU是这个系统的灵魂,所有的外围配置都与其相关联,这也突出了嵌入式设计的一个特点硬件可剪裁。在做嵌入式硬件设计中,以下几点需要关注。
$ E4 I2 `9 M- A0 e1 [1 R
) C5 y; Z6 \7 |3 @+ h4 k: o: `第一、电源确定( }6 Q8 Y# X) S; L
4 N3 |! @8 g; |4 e
电源对于嵌入式系统中的作用可以看做是空气对人体的作用,甚至更重要:人呼吸的空气中有氧气、二氧化碳和氮气等但是含量稳定,这就相当于电源系统中各种杂波,我们希望得到纯净和稳定符合要求的电源,但由于各种因素制约,只是我们的梦想。这个要关注两个方面:4 z& G2 R! E. c- @+ i7 z. F

. b6 U8 @& y  }% k1 B+ Ha、电压
7 u+ \9 @! j4 `$ K) s, D6 _嵌入式系统需要各种量级的电源比如常见的5v、3.3v、1.8v等,为尽量减小电源的纹波,在嵌入式系统中使用LDO器件。如果采用DCDC不仅个头大,其纹波也是一个很头疼的问题。
: ~' U0 ^- X! X+ ]. B7 S; r# o) D& \& [* J4 d1 P" z& A
b、电流4 z. o! S% B: @" Z: X
嵌入式系统的正常运行不但需要稳定足够的电源,还要有足够的电流,因此在选择电源器件的时候需要考虑其负载,我设计时一般留有30%的余量。5 Z9 x9 {# e2 Q, F
如果是多层板,电源部分在layout的时候需电源分割,这时需要注意分割路径,尽量将一定量的电源放置在一起。如果是双面板,则走线宽度需要注意,在板子允许的情况下尽量加宽。合适的退耦电容尽量靠近电源管脚。' L  v% p( b+ N  g* J! x& w6 G
1 m8 i% b1 G& W
第二、 晶振确定1 M6 I7 i$ V+ [# M& b0 u* S9 j
' p; {( d+ N, Q6 R
晶振相当于嵌入式系统的心脏,其稳定与否直接关系其运行状态和通讯性能。常见的振有无源晶振,有源晶振,首先要确定其振荡频率,其次要确定晶振类型。
9 z" j* S- e3 }1 `& L9 u. C8 \. D: x
a、无源晶振- T2 `% t: ^  q- r% Z
其匹配电容和匹配电阻的选择,这部分一般依据参考手册。在单片机设计中,经常使用插件晶振配合瓷片电容。在ARM中,为了减少空间和便于布线,经常使用四角无源晶振配合贴片电容。虽然我们对于固定晶振的匹配电路比较熟悉,但是为了达到万无一失,还是要看参考手册确定电容大小,是否需要匹配电阻等细节。
, A) y( ?2 [8 r8 d) a5 t0 A/ e
0 q9 |- {2 v3 mb、有源晶振
: N4 R( ^% a# R/ u) g' x具有更好的更准确的时钟信号,但是相比之下,比无缘晶振价格高,因此这也是在硬件电路设计中需要关注的成本。+ {0 p) Y5 F7 i5 [* K& z% @2 C4 E

4 `( h$ m3 L( O' K' `6 p- l在做电路板设计时需要注意晶振走线尽量靠近芯片,关键信号远离时钟走线。在条件允许的情况下增加接地保护环。如果是多层板,也要讲关键信号远离晶振的走线。
3 j4 b$ z4 e- D3 d4 i8 j
  S; L5 E5 r& X第三、 预留测试IO口. z& `& f" s" e* U' q

7 l- _2 x" M' |1 B  M' f* z/ U在嵌入式调试阶段,在管脚资源丰富的情况下,我通常预留一个IO口连接led或者喇叭,为下一步软件的编写做铺垫。在嵌入式系统运行过程中适当控制该IO接口,从而判断系统是否正常运行。
: z: A% [& n4 O0 D! n0 h, g# [$ l5 c0 }8 x
第四、外扩存储设备! U( ]1 m5 d9 s& I& w9 Z/ c
& M# W! }! H0 d* @6 p& I* w
一个嵌入式系统如果有电源、晶振和CPU,那么这就是我们熟悉的最小系统。如果该嵌入式系统需要运行大点的操作系统,那么不但需要CPU具有MMU,CPU还需要外接SDRAM和NANDFLASH。如果该cpu具有SDRAM和NANDFLASH控制器,那么在硬件设计上不用过多的考虑地址线的使用。如果没有相关的控制器,那么需要注意地址线的使用。! _2 k! ]4 i* c0 W) G

7 {# ^% }/ D; x9 R+ T* ~5 H  N这部分在LAYOUT的时候是一个重点,究其原因就是要使相关信号线等长以确保信号的延时相等,时钟和DQS的差分信号线走线。在布线的时候各种布线技巧需要综合使用,例如与CPU对称分布,菊花链布线、T型布线,这都需要依据内存的个数多少来进行选择,一般来说个数越多,布线越复杂,但是知道其关键点,一切迎刃而解。1 n  N4 k7 j* r0 C- M! V5 p* h: S

* J" Z* u6 G# A* g/ h5 w第五、功能接口
; L8 ?/ p, x4 I6 ^  |) ~, }& ~2 t& Q9 j8 V/ }' R
一个嵌入式系统最重要的就是通过各种接口来控制外围模块,达到设计者预设的目的。常用的接口有串口(可用来连接蓝牙,wifi和3G等模块),USB接口、 网络接口、JTAG接口、音视频接口、HDMI接口等等。由于这些接口与外部模块连接,做好电磁兼容设计是重要的一项工作。除此之外,在LAYOUT的时候注意差分线的使用。
& N# {+ Q! h3 a4 p- Y3 f9 n* U  ?: S1 Q
第六、屏幕
. z8 U- ?% R* y6 ]9 J+ m8 K, p, E2 s  z
这个功能之所以单独列出来,是由于其可有可无。如果一个嵌入式系统只是作为一个连接器连接外围设备模块,通过相关接口连接到电脑主机或者直接挂在网络上,那么屏幕就不需要了。但是如果做出来的是一个消费类产品,与用户交互频繁,这就不得不唠叨几句。8 B% g0 j, z! n7 e( o" H

& j( d- @" H% ^1 L7 P电容屏幕是嵌入式屏幕的首选,在电路设计中需要注意触屏连接线和显示屏连接线的布局。在走线的过程中尽量短的靠近主控cpu,同时注意配对信号走差分线,RGB控制信号走等长。各种信号走线间距遵循3W规则,避免相互干扰。 在屏幕的设计中,一定要确保功率和防止干扰,以防屏幕闪屏和花屏现象的出现。

; d" H4 z: D/ g# X5 c2 `8 D1 T6 n
作者: luckyb1    时间: 2017-10-26 17:59
明德扬招生,FPGA就业班10800,周末班7999,网络班5999,随到随学,不会学到会为止。详细Q我821219077
作者: luckyb1    时间: 2017-10-26 17:59
明德扬招生,FPGA就业班10800,周末班7999,网络班5999,随到随学,不会学到会为止。详细Q我821219077




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2