EDA365电子工程师网

标题: 必知的6条PCB设计原则 [打印本页]

作者: dilidili    时间: 2017-10-21 11:05
标题: 必知的6条PCB设计原则
必知的6条PCB设计原则。6 N( |* e9 Q# l! l
3 i$ T4 J7 [$ M! ]& B3 |8 u
0 [+ o; o7 K- o& Y' w4 \
1.布局
( K7 m; z: r7 O( t
% x% |8 \1 s) T0 u# n) y; A首先,要考虑PCB尺寸大小。PCB尺寸过大时,印制线条长,阻抗增加,抗噪声能力下降,成本也增加;过小,则散热不好,且邻近线条易受干扰。在确定PCB尺寸后.再确定特殊元件的位置。最后,根据电路的功能单元,对电路的全部元器件进行布局。2 G( k$ D/ b& f- b
# i& D' u9 C/ f
在确定特殊元件的位置时要遵守以下原则:
' }+ a, Y9 _# S  a& A1 a6 q8 P  Z1 C% N; M9 w
(1)尽可能缩短高频元器件之间的连线,设法减少它们的分布参数和相互间的电磁干扰。易受干扰的元器件不能相互挨得太近,输入和输出元件应尽量远离。
6 w5 d7 J( C6 `& }; x1 T# k6 d+ q" D2 p# ~3 f2 ]( b# e
(2)某些元器件或导线之间可能有较高的电位差,应加大它们之间的距离,以免放电引出意外短路。带高电压的元器件应尽量布置在调试时手不易触及的地方。
$ w3 n0 h  }7 s+ L
4 w6 n  r7 z/ g  u& ]( m(3)应留出印制扳定位孔及固定支架所占用的位置。8 n; e. `( A' v9 p6 u1 j
' Q+ ^' t" O( h# U" e! K5 N% L$ b
根据电路的功能单元.对电路的全部元器件进行布局时,要符合以下原则:
3 `/ m! Y) z/ A' f* I# b) I
1 i+ H' `/ H# i0 E0 B7 d+ z(1)按照电路的流程安排各个功能电路单元的位置,使布局便于信号流通,并使信号尽可能保持一致的方向。6 o/ V# O# C9 b4 n
3 l( w6 w  a3 H6 ?% i8 J
(2)以每个功能电路的核心元件为中心,围绕它来进行布局。元器件应均匀、整齐、紧凑地排列在PCB上.尽量减少和缩短各元器件之间的引线和连接。# H' B# G' z5 }0 R% T: l. w

( E& j1 T6 K& W(3)在高频下工作的电路,要考虑元器件之间的分布参数。一般电路应尽可能使元器件平行排列。这样,不但美观.而且装焊容易.易于批量生产。& z* V# _5 N" d" m$ S
: |# G6 [, u7 {: W7 P. G- @# B# U: W4 a
(4)位于电路板边缘的元器件,离电路板边缘一般不小于2mm。电路板的最佳形状为矩形。长宽比为3:2成4:3。电路板面尺寸大于200x150mm时.应考虑电路板所受的机械强度。" ^5 V7 k4 G: }! [) I6 E

# J- V) h8 {2 R4 h2.布线
  n8 a0 a0 r9 S) L0 M# l. s" o  T& I
布线的原则如下:
2 o6 q8 s, P* ^2 u' R( v( \5 i- M7 c  f' ^# {1 V  P! B/ W
(1)输入输出端用的导线应尽量避免相邻平行。最好加线间地线,以免发生反馈藕合。; T5 {! d% [3 r; c; Q5 |* l
8 M1 s, U" N: I# Q
(2)印制摄导线的最小宽度主要由导线与绝缘基扳间的粘附强度和流过它们的电流值决定。
; N* V+ A/ k1 ^. V, B% j2 Y
9 i& _% H% C) ~% H! T
+ J& p9 G+ U' `$ V+ N+ ^' p- U# d+ O8 J( p$ v
(3)印制导线拐弯处一般取圆弧形,而直角或夹角在高频电路中会影响电气性能。此外,尽量避免使用大面积铜箔,否则.长时间受热时,易发生铜箔膨胀和脱落现象。必须用大面积铜箔时,最好用栅格状.这样有利于排除铜箔与基板间粘合剂受热产生的挥发性气体。3 h' b1 ]; F" z4 E
3 J& c' I1 W2 c3 c% t
3.焊盘
$ Z5 ]* B% \5 F3 i, ]& V0 v7 o0 ^# q6 q2 y8 I& f5 `
焊盘中心孔(直插式器件)要比器件引线直径稍大一些。焊盘太大易形成虚焊。焊盘外径D一般不小于(d+1.2)mm,其中d为引线孔径。对高密度的数字电路,焊盘最小直径可取(d+1.0)mm。
  b7 K  B; S# T  `: O% O: n: l8 M) p7 o; q5 \* [1 Q
PCB及电路抗干扰措施:2 J( N) \) W2 M( Y7 W

$ G/ D7 j9 U& |/ p8 F印制电路板的抗干扰设计与具体电路有着密切的关系,这里仅就PCB抗干扰设计的几项常用措施做一些说明。/ \! A  V. Y/ c! X; c

0 G8 L0 r' E+ e+ K1.电源线设计
# `4 j  U1 s$ y6 B3 }1 p0 b9 o. c, |! ?" r
根据印制线路板电流的大小,尽量加租电源线宽度,减少环路电阻。同时、使电源线、地线的走向和数据传递的方向一致,这样有助于增强抗噪声能力。# J/ y8 R6 G8 m- o& b; H( v

% N, N% C1 u; r2.地段设计
0 V2 P& P+ K7 M1 a* H
) ]. ]2 W4 Z9 C2 [: C地线设计的原则是:
- O: i4 _9 N% k, e+ N& N* |- T8 l6 ?8 N2 y2 ~+ p9 y
(1)数字地与模拟地分开。若线路板上既有逻辑电路又有线性电路,应使它们尽量分开。低频电路的地应尽量采用单点并联接地,实际布线有困难时可部分串联后再并联接地。高频电路宜采用多点串联接地,地线应短而租,高频元件周围尽量用栅格状大面积地箔信盈达嵌入式物联网智能硬件企鹅要妖气呜呜吧久零就要。
# h7 c) {$ l2 U8 u4 Q4 o5 O2 _; }" G; B. n6 m4 O0 u
(2)接地线应尽量加粗。若接地线用很纫的线条,则接地电位随电流的变化而变化,使抗噪性能降低。因此应将接地线加粗,使它能通过三倍于印制板上的允许电流。如有可能,接地线应在2~3mm以上。
; d! W5 }; X7 t+ L& E+ }- g- p6 [" d( P7 x
(3)接地线构成闭环路。只由数字电路组成的印制板,其接地电路布成团环路大多能提高抗噪声能力。+ W9 I9 L, D$ G9 u8 T

' P; D1 Q4 S8 H) A- W+ K( J, J4.退藕电容配置4 c5 n; g3 Q/ d* i
6 _' T( r/ D, F: {1 q
PCB设计的常规做法之一是在印制板的各个关键部位配置适当的退藕电容。退藕电容的一般配置原则是:. P# G7 y% x0 K. g' s

1 {. s  i8 g/ C- S2 R(1)电源输入端跨接10~100uf的电解电容器。如有可能,接100uF以上的更好。
& F7 E9 ], J5 C# d% j4 }) b6 v+ z: A5 H, A' |
(2)原则上每个集成电路芯片都应布置一个0.01uf~0.1uf的瓷片电容,如遇印制板空隙不够,可每4~8个芯片布置一个1~10pF的但电容。- k6 o6 E9 X; n4 O2 d7 D3 U" O" Q

; _( U1 D, B7 a" e# W& Z/ |7 n  N(3)对于抗噪能力弱、关断时电源变化大的器件,如RAM、ROM存储器件,应在芯片的电源线和地线之间直接接入退藕电容。; m2 v& q2 F) a. F

$ N! E+ X5 i& C4 D5 P# F8 o0 h; Y5.过孔设计2 M( H$ y5 T6 g1 y3 a- L, p8 _

7 S! W' ~/ I& G/ O& y8 q) P在高速PCB 设计中,看似简单的过孔也往往会给电路的设计带来很大的负面效应,为了减小过孔的寄生效应带来的不利影响,在设计中可以尽量做到
+ s0 e4 S) N0 e! T, O9 I" f/ h
(1)从成本和信号质量两方面来考虑,选择合理尺寸的过孔大小。例如对 6- 10 层的内存模块PCB 设计来说,选用10/20mil(钻孔/焊盘)的过孔较好,对于一些高密度的小尺寸的板子,也可以尝试使用 8/18Mil 的过孔。在目前技术条件下,很难使用更小尺寸的过孔了(当孔的深度超过钻孔直径的 6 倍时,就无法保证孔壁能均匀镀铜);对于电源或地线的过孔则可以考虑使用较大尺寸,以减小阻抗.. y# w; D" o( P7 d# h
- _, D3 ]1 k9 n- q4 h$ P$ [
(2)PCB 板上的信号走线尽量不换层,即尽量不要使用不必要的过孔.; M' |( d& ?6 Y+ E& v

# t! U6 h8 `* C(3)电源和地的管脚要就近打过孔,过孔和管脚之间的引线越短越好
9 {& n' b  A: {  t0 S" a$ B4 t6 o/ W- a( ^- ?* z! ]9 H8 n# m
(4)在信号换层的过孔附近放置一些接地的过孔,以便为信号提供最近的回路。甚至可以在 PCB 板上大量放置一些多余的接地过孔.+ a4 C% g, t3 U1 ?2 [$ _
( p2 B1 k! C+ \8 T$ e) m
6.降低噪声与电磁干扰的一些经验8 L" e# c2 v3 h. L1 F+ e9 c' `% l

) K& b# M! w  a8 |(1)能用低速芯片就不用高速的,高速芯片用在关键地方
7 A* t9 K: h! f+ w5 B( V5 L, G5 f
(2)可用串一个电阻的方法,降低控制电路上下沿跳变速率。
* F% u3 K# U3 U9 e& [) G5 H+ o. m/ z
4 V$ C) {0 B' |" x(3)尽量为继电器等提供某种形式的阻尼,如 RC 设置电流阻尼  v/ v. i. l3 p3 P* |" Y7 r( k) @- B
2 t# i" ?. ^( c8 U3 f  l" G' ~. Z6 I
(4)使用满足系统要求的最低频率时钟。
: t1 b& n, u( T4 m% z4 u; _* b! w) \
3 @$ S# [0 O7 Q5 o' b(5)时钟应尽量靠近到用该时钟的器件,石英晶体振荡器的外壳要接地,用地线将时钟区圈起来,时钟线尽量短,石英晶体下面以及对噪声敏感的器件下面不要走线。时钟、总线、片选信号要远离 I/O 线和接插件,时钟线垂直于 I/O 线比平行于 I/O 线干扰小.
: ^; L- t6 N9 Q& y+ R3 v8 `/ y$ d% O7 ?5 w' I, F
(6)闲置不用的门电路输入端不要悬空,闲置不用的运放正输入端接地,负输入端接输出端

6 O2 P. v2 @0 {) H# S" G4 j( w" T: P5 Q
作者: susantanjuan    时间: 2017-10-26 17:52
不错。




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2