EDA365电子工程师网

标题: 走线问题请教 [打印本页]

作者: aday    时间: 2017-8-8 12:41
标题: 走线问题请教
本帖最后由 aday 于 2017-8-8 13:15 编辑
. x: ^8 y. V; l, x& S
: R, c) ?% D6 G4 J有以下几个问题,不太明白,麻烦高手指点下,谢谢:
: C- N4 ]; z4 ^# k4 }) N1.走线中间改变宽度有没什么影响(电源线和信号线两种情况),有说会导致阻抗不匹配,那是否和频率有关呢,多少频率以上才会有较大影响?如下图1所示+ {5 Y- K7 A; b" O4 o( X

. F* w/ r) U8 H2 Y' L) h: ~& B2.还是如上图,如果走线宽度不变一直连到上面的芯片引脚,这样走线宽度会大于芯片引脚,这种走线宽度大于引脚焊盘的情况会有什么影响?
9 v9 y% B. a) u, q2 C. p6 y3 t* Y( S, |0 M& J9 w- M# ]
3.Connector每个接插引脚附近放一个ESD电容,进到板内的走线,是连到接插件,还是应该连到电容较好,感觉如果从电容接进去,ESD会先经电容泄放掉而不会进入板内,如下图2:
) s! l/ z* [' D. ^$ x: F+ L1 W. u4 o, f# Q' U/ h  V
4.有些驱动线路如果算额定导通电流比如1A,但是控制方式并不是持续导通的,是占空比的输出方式,这种情况还是按1A的电流去走线吗,还是可以降额处理?9 q: {( }3 E" U0 F) H  R: S0 W

* |+ f9 B3 f  \1 o5 e9 @# Q

1.PNG (11.37 KB, 下载次数: 0)

图1

图1

捕获.PNG (13.56 KB, 下载次数: 0)

图2

图2

作者: yihafewu    时间: 2017-8-8 16:57
个人看法,供参考:( s. k: M0 S7 v1 Y3 `, F& @
1、线宽不一致,阻抗肯定不连续,与频率有关,频率越高影响越大,具体界限不清楚,但是100MHz以上肯定要注意。' j% {+ c# C+ y/ O7 E5 R
2、走线宽度大于引脚焊盘,我觉得问题不大,只要保证不与相邻引脚短路。有些引脚例如接地脚和电源脚还会刻意加粗。/ A# N/ p$ B2 @- _. T3 ~- A, a+ |" H" i
3、我觉得你想的是对的,先经过电容,再接连接器。但是电容已经离引脚很近了,走线阻抗很小,如图接法也没问题。2 u* J3 L; A! k8 x* F& N
4、我觉得走线宽度是按平均电流而不是峰值。
作者: zxk    时间: 2017-8-11 07:55
DDDD




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2