EDA365电子工程师网

标题: 2017年7月20日公益PCB评审报告节选 [打印本页]

作者: EDA365QA    时间: 2017-7-21 08:23
标题: 2017年7月20日公益PCB评审报告节选
1.  上下静电条与其它网络不要重叠." f/ `# ^; d9 U" M
  a' U9 a; Q# |* O- d9 x

作者: EDA365QA    时间: 2017-7-21 08:24
2.  铜皮太长电容处应打地孔.& A3 [1 `# c) ~. \; C

8 ^0 o1 h4 o+ h* j9 I4 u' `7 i4 S
作者: EDA365QA    时间: 2017-7-21 08:25
3.  串口电容走线应加粗.
3 a* V9 E; F1 q" N+ v( k0 A' ^ : I8 f( D% C% \% s5 c* l

作者: EDA365QA    时间: 2017-7-21 08:25
4.  光口信号有的孔挖大了有的没挖.
& v; _$ @5 v; d3 P
" I  c+ y1 O8 F% s" l. I
作者: EDA365QA    时间: 2017-7-21 08:26
5.  光口器件能否放同一面少两个VIA.* L/ O# p2 D' \! B2 p2 t
* f& E( w6 @4 a' e5 R' B5 n$ x* ^

作者: EDA365QA    时间: 2017-7-21 08:27
6.  高速线参考面不完整.
) g, M7 d7 Q4 y7 q5 S& c
1 h7 {. P1 ]2 `( F, C
作者: EDA365QA    时间: 2017-7-21 08:28
7.  差分对换层处加回流地孔.
# R/ S( k8 \- p4 s ( ]/ w4 A5 {) r# ~8 c

作者: EDA365QA    时间: 2017-7-21 08:28
8.  RF信号用地隔开网络.
' \0 F3 _  G; E" i7 }/ ` 1 F) y, E1 U5 @5 G3 m

作者: EDA365QA    时间: 2017-7-21 08:29
9.  0R电阻加粗走线.
! B' b2 Y* M  D, B6 ?
3 C/ `3 k' ^5 z: ^: v9 P
作者: EDA365QA    时间: 2017-7-21 08:29
10.  参考面不完整.
' m' }" v) f- C- Y
/ c5 @1 p+ u# a5 z
作者: qilinwang66    时间: 2017-7-21 08:43

作者: cjdsn    时间: 2017-7-21 08:57

作者: wangdalei    时间: 2017-7-21 09:01
EDA365QA 发表于 2017-7-21 08:24' W6 [) v- J1 q! t
2.  铜皮太长电容处应打地孔.
" v6 U, J. D3 i) U
这条是什么意思啊,太长的铜皮深入到板子里,形成的半岛样式,要多打一些过孔是吗?
! u& K  U, k' y) s0 F
作者: pcb    时间: 2017-7-21 10:07
wangdalei 发表于 2017-7-21 09:01
4 b+ {; K' C$ b8 E' \这条是什么意思啊,太长的铜皮深入到板子里,形成的半岛样式,要多打一些过孔是吗?
& n  `4 s. i2 i' ^
开关电源的电容回流路径不要太长,也要满足电流.
3 B3 S5 q- d9 i5 K) o- R, L- ~
作者: feitianjingjing    时间: 2017-7-21 15:01
EDA365QA 发表于 2017-7-21 08:24
% e5 g2 C1 H. t2.  铜皮太长电容处应打地孔.

) ~( o6 l, r  R# L6 w1 M9 r4 ~% h楼上的你看错了,这种情况打地孔是正确的,你说的是在电容的正极那里打地孔,这样会寄生大电容,寄生大电容跟表贴电容是并联关系,这样容值无形中被拉大了,滤波效果就不好了,尤其是高频谐波的滤波效果会打折扣,但是楼主的意思是在gnd那端打地孔,这样就是应该的,也没所谓。/ j" D, b* _2 e% t: p

作者: 依然    时间: 2017-7-21 15:13
EDA365QA 发表于 2017-7-21 08:29: E' y% b( j  V0 X5 D3 X8 A
9.  0R电阻加粗走线.

$ L" ]) a6 e1 V9 d+ _: F. A! b  Z这里的电阻起到什么作用?% V9 u% F; M- O

作者: feitianjingjing    时间: 2017-7-21 15:14
EDA365QA 发表于 2017-7-21 08:266 a( W" W2 g3 i. T/ c
5.  光口器件能否放同一面少两个VIA.
& |" ?) F# D( J8 G3 i  _: t. r
我记得我之前看手册上写过光口器件表层别走线,楼主最好让这个pcb好好看看手册,我看他每个光口的表层都有走线直接连接光模块的pin跟外面的器件。这些走线最好改成过孔走内层模式。9 I1 z- j, L9 a

作者: pcb    时间: 2017-7-21 15:34
依然 发表于 2017-7-21 15:13! \! p3 A2 S. H' Z, u1 {' l$ S
这里的电阻起到什么作用?
# M6 V" w" p3 r2 u9 j6 J8 d( A% P
是选焊提供电源.
* u3 N3 H4 {; B/ ]
作者: pcb    时间: 2017-7-21 15:40
feitianjingjing 发表于 2017-7-21 15:14
0 g7 l! r% |. V7 a0 h" Y我记得我之前看手册上写过光口器件表层别走线,楼主最好让这个pcb好好看看手册,我看他每个光口的表层都 ...

& N7 B, j% k+ D7 |3 s$ Y这个光口前面有两个缺口的是可以出差分线.& k1 G6 w- t- S/ D! b0 S( K. l

作者: junieya    时间: 2017-7-24 16:26
EDA365QA 发表于 2017-7-21 08:25
% q  D' E7 k3 O3 D- d4.  光口信号有的孔挖大了有的没挖.
3 _7 D$ q4 V2 T8 V
应该怎样改呢?光口信号需要挖空嘛?: \/ R6 {( I, v4 b" {' k8 Z

作者: pcb    时间: 2017-7-25 09:21
junieya 发表于 2017-7-24 16:26
0 C( [9 D9 ~" d应该怎样改呢?光口信号需要挖空嘛?

' n, d" N1 J' _+ J) j不是挖空,高速过孔反焊盘应加大些.; ^7 i" V7 I/ `/ C; j6 I6 e) H) Z

作者: junieya    时间: 2017-7-25 10:32
pcb 发表于 2017-7-25 09:21
  n5 R" I$ `+ o; o( \, S& z不是挖空,高速过孔反焊盘应加大些.
- W/ l( e2 ^* F' y4 T
就是高速过孔要加大些是吧?
  B9 m( S7 O+ Q3 ]/ t/ H
作者: jiache    时间: 2017-8-6 23:49
有没有开关电源布线的评审。想看看高手是怎么布的。
作者: EDA365QA    时间: 2017-8-7 09:18
jiache 发表于 2017-8-6 23:49
! P# S& l/ N$ m2 u  K$ \有没有开关电源布线的评审。想看看高手是怎么布的。
" j  A; R; c( p8 U; x& ~
https://www.eda365.com/forum.php? ... amp;_dsign=dfce2458
* v# O! J  m# `$ g( f5 ]$ B
( z) O. a' |$ j" r4 M% q7.  开关电源需做单点接地., K) x/ w) c: u( R. k4 @5 k& @# p5 t# A

作者: jiache    时间: 2017-8-7 15:35
EDA365QA 发表于 2017-8-7 09:182 d) j- w3 F& ?) `
https://www.eda365.com/forum.php?mod=viewthread&tid=146983&extra=page%3D2&page=1&&_dsign=dfce2458
3 g: _2 }! s* O; P- o ...

: `# y( t/ ~5 c1 y5 |2 i0 I1 @谢谢。
5 ^3 a4 D1 ?( I" Y4 W
作者: 留声而过    时间: 2017-9-12 05:37
很有参考价值
作者: huang8weijie    时间: 2018-2-5 14:12
666666




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2