EDA365电子工程师网

标题: DC/DC芯片的SW脚过冲比较严重,该如果解决呢? [打印本页]

作者: dqwuf2008    时间: 2017-6-16 14:10
标题: DC/DC芯片的SW脚过冲比较严重,该如果解决呢?
SW脚的过冲已经超过数据手册最大值的上下限了,有没有什么办法把过冲抑制一下呢?求高手解答
. X* d: }# V8 h8 O
作者: dqwuf2008    时间: 2017-6-16 14:20
本帖最后由 dqwuf2008 于 2017-6-16 14:24 编辑
. @; F9 Z! M% s1 ?2 `& W) u  {+ W. x% R% p" ^
C:\Users\8097\Desktop\tek0011.bmp

QQ图片20170616142317.png (30.22 KB, 下载次数: 4)

QQ图片20170616142317.png

作者: gaochengmcu    时间: 2017-6-16 14:27
电路参数最好贴出来,你电感值是计算得出的还是直接参照手册的?可以增大电感试试
作者: wach    时间: 2017-6-16 14:40
电路图贴出来看看啊
作者: dqwuf2008    时间: 2017-6-16 14:45
wach 发表于 2017-6-16 14:404 {4 W5 I( V+ U8 v
电路图贴出来看看啊

$ c7 y% K$ _0 r1 @$ R! L如图

QQ图片20170616144351.png (46.55 KB, 下载次数: 3)

QQ图片20170616144351.png

作者: maxnnw    时间: 2017-6-16 16:12
SW脚上加并RC到GND,不过这样做电源的效率损失比较严重,电感发热量会增加。9 Z( X- B3 L) J/ O
还有就是看看Layout有没有问题,SW的走线要短,粗,近。
作者: wach    时间: 2017-6-16 16:17
dqwuf2008 发表于 2017-6-16 14:45$ [' t  n$ t  y
如图
5 s7 h9 F$ h* A- F: h5 f3 J  P
R801并联个电容0.1uf
作者: yjj198709    时间: 2017-6-16 17:38
最好再贴个LAYOUT图。
作者: liganghit2010    时间: 2017-6-16 19:03
dqwuf2008 发表于 2017-6-16 14:20

7 }7 Q6 G) m! v( @! S7 `6 H从波形来看,线路中的电感量比较大,两种方法:1、输出接阻容性滤波器或者稳压管串电阻削去尖峰   2、改变电路板布线   
8 K7 m. I$ w5 P( |
作者: ABCDJ    时间: 2017-6-16 22:48
见TI文档。

zhct161.pdf

594.52 KB, 下载次数: 128, 下载积分: 威望 -5


作者: 8051a    时间: 2017-6-18 09:20
SW是供电输出端,哪能像处理控制信号一样串或并RC电路,正确的做法是对地并钳位二极管。
作者: cakey    时间: 2017-6-22 15:14
Snubber circuit
" u1 f1 h& k; i" ?) Phttp://www.ti.com.cn/cn/lit/an/zhca658/zhca658.pdf
作者: Jasminetr    时间: 2017-7-5 18:06
布局的问题比较大
作者: Jasminetr    时间: 2017-7-5 18:06
控制和开关管的关系也比较大
作者: Lambor小盧    时间: 2017-7-11 11:30
你的 L800 電感 更換一下( I7 ?' ~2 h6 _' q# y" `9 Q
換成這規格 1.2 μH, 17 mΩ, c$ F8 Z& x& c, T6 ]
Part number --DO1813H-122ML
6 n, G4 u' v1 [8 A) r在試試看
作者: ligong123456    时间: 2017-9-22 14:04
学习下!
作者: qinqinstart    时间: 2017-12-29 14:07
看看




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2