EDA365电子工程师网

标题: 2017年6月15日公益PCB评审报告节选 [打印本页]

作者: EDA365QA    时间: 2017-6-16 09:52
标题: 2017年6月15日公益PCB评审报告节选
1.       时钟线添加测试点有很长的STUB,相当于板内天线。最好把测试点加在走线链路上。

& P, x3 M! [8 E- ?  P. h4 @

0615-1时钟测试点残端.jpg (30.8 KB, 下载次数: 1)

0615-1时钟测试点残端.jpg

作者: EDA365QA    时间: 2017-6-16 09:52
2.        VREF是参考电源,按照电源来处理。加粗并控制一定间距。

0615-2VREF建议加粗.jpg (17.19 KB, 下载次数: 0)

0615-2VREF建议加粗.jpg

作者: EDA365QA    时间: 2017-6-16 09:52
3.        很长的走线没有参考平面,阻抗不连续且回流路径加长。

0615-3走线在隔离带上.jpg (39.62 KB, 下载次数: 1)

0615-3走线在隔离带上.jpg

作者: EDA365QA    时间: 2017-6-16 09:52
4.        网格铜最好使用45°,更加利于可靠性。

0615-4刚扰板网格铜建议45°.jpg (29.27 KB, 下载次数: 0)

0615-4刚扰板网格铜建议45°.jpg

作者: EDA365QA    时间: 2017-6-16 09:53
5.        座子的电源管脚过细,通流量不足;为了取得滤波最好的效果的推荐做法是先打孔如滤波电容然后去到使用端。

0615-5电源过细,先滤波后使用.jpg (36.83 KB, 下载次数: 0)

0615-5电源过细,先滤波后使用.jpg

作者: EDA365QA    时间: 2017-6-16 09:53
6.        天线部分按照正常50欧姆阻抗线宽走线太细了,需要隔层参考。

0615-6天线过细.jpg (21.54 KB, 下载次数: 2)

0615-6天线过细.jpg

作者: EDA365QA    时间: 2017-6-16 09:53
7.        电源被5个竖排过孔阻碍,有瓶颈。无法保证电流。

0615-7电源瓶颈.jpg (20.55 KB, 下载次数: 0)

0615-7电源瓶颈.jpg

作者: EDA365QA    时间: 2017-6-16 09:54
8.        0欧姆电阻起到磁珠作用。看原理图可以看到此处的座子是电源管脚。

0615-8此处的0欧姆电阻类似磁珠使用,供电.jpg (29.05 KB, 下载次数: 0)

0615-8此处的0欧姆电阻类似磁珠使用,供电.jpg

作者: EDA365QA    时间: 2017-6-16 09:54
9.        光耦器件,两端需要完全隔离才能起到作用,且光耦中间不要打孔走线。可以参照变压器处理方法。

0615-9此器件是光耦.jpg (21.53 KB, 下载次数: 1)

0615-9此器件是光耦.jpg

作者: EDA365QA    时间: 2017-6-16 09:54
10.        不同的地隔离区所有层都要做到完全隔离。现在有很多层是交叠在一起的。

0615-10不同的地隔离区所有层都要做到完全隔离.jpg (32.73 KB, 下载次数: 1)

0615-10不同的地隔离区所有层都要做到完全隔离.jpg

作者: EDA365QA    时间: 2017-6-16 09:55
11.        隔层参考的阻抗线,第二次挖空区域焊盘下挖空需要比焊盘大一点。

0615-11隔层参考部分走线焊盘也全部挖空.jpg (19.91 KB, 下载次数: 2)

0615-11隔层参考部分走线焊盘也全部挖空.jpg

作者: EDA365QA    时间: 2017-6-16 09:55
12.        整体射频线都盖绿油的,不要让走线上屏蔽罩的防焊。

0615-12屏蔽罩上挖空走线部分不要开防焊.jpg (53.44 KB, 下载次数: 1)

0615-12屏蔽罩上挖空走线部分不要开防焊.jpg

作者: pcb    时间: 2017-6-16 10:20
天天在放影,支持!
作者: 紫菁    时间: 2017-6-16 10:36
赞。
作者: 谁家的熊孩子    时间: 2017-6-16 11:21
手动点赞~
作者: chose1981    时间: 2017-6-16 13:19
不好手动点赞
作者: 江门彦祖    时间: 2017-6-16 14:27
提一点建议:最好将上下中层整理成同一种颜色会更好,会更加容易读懂。
作者: herry9231    时间: 2017-6-16 15:17
顶。。。。。
作者: superlish    时间: 2017-6-16 19:11
厉害啊
作者: annie1009    时间: 2017-6-19 10:36
支持!
作者: sketty    时间: 2017-6-23 15:26
顶顶顶
作者: YuanJ    时间: 2017-6-30 19:13
挺好
作者: Jasminetr    时间: 2017-7-6 21:19
厉害啊
作者: bingshuihuo    时间: 2017-7-17 16:37
EDA365QA 发表于 2017-6-16 09:52
  y" M' ]; b& ]: V: J1 y2.        VREF是参考电源,按照电源来处理。加粗并控制一定间距。

6 d* V6 T" ?6 K" @0 k3 ?不超过多少合适?
2 C! w8 W5 e# I) y- U+ g
作者: EDA365QA    时间: 2017-7-18 09:07
bingshuihuo 发表于 2017-7-17 16:37
6 U2 P9 _% [. u  g+ c! P不超过多少合适?

6 H/ k& e6 b8 T# v! f6 ]一般走15MIL线宽.
3 D) n3 z  x. S9 E7 _
作者: sketty    时间: 2017-8-22 11:05
再看一遍,书读百遍其义自见!
作者: 小四月    时间: 2017-10-20 22:00
厉害 study
作者: 小四月    时间: 2017-10-22 19:56
学习了
作者: LiuTao166462139    时间: 2017-10-27 10:19
顶顶
作者: zyh610710    时间: 2017-11-7 15:13
点赞
作者: hayden    时间: 2017-11-27 14:32
学习了
作者: zyhuangj    时间: 2018-1-10 13:15
:lol
作者: Ling    时间: 2018-3-16 11:44
学习了




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2