EDA365电子工程师网
标题:
RGMII发送时钟问题分析
[打印本页]
作者:
True
时间:
2017-4-1 16:27
标题:
RGMII发送时钟问题分析
测试波形如下:
( o% m/ v3 v: Z5 U, D( p
请问这个波形能正常的采样吗?现在有一批板子这个接口有一半是正常的,一半不正常。不知道哪里出问题。
4 o+ G5 R4 V4 H, ^
' n& j" Y9 J( C. R7 i! x
gtx-clk.jpg
(104.02 KB, 下载次数: 1)
下载附件
保存到相册
2017-4-1 16:24 上传
+ m0 u0 @! K& f6 u8 Q
+ j. P0 a: B8 U0 ]
作者:
shi646571959
时间:
2017-4-10 15:19
测量时序
作者:
icebluexiong
时间:
2017-5-15 20:39
这个波形有风险 上升沿存在回沟
作者:
steven
时间:
2017-5-16 14:25
100多兆的频率,不算快,一般没事。
作者:
djadfas
时间:
2017-8-28 17:17
RGMII时钟需要延时数据采样
作者:
yuweijian615
时间:
2017-10-9 20:40
我也遇到过类似情况,请问是什么phy?能将原理图截出来最好,说不定能帮上忙
作者:
x1215
时间:
2017-10-11 17:55
refclk上緣與訊號本身重疊的話應該不會有什麼大礙,比較怕遇到refclk與data同時間轉態
欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/)
Powered by Discuz! X3.2