EDA365电子工程师网

标题: 新手求教:原理图DRC时所有器件地线错误 [打印本页]

作者: thinkic    时间: 2017-3-27 21:55
标题: 新手求教:原理图DRC时所有器件地线错误
DRC错误代码:Error(orcap-1628)  ERROR(ORCAP-1628)ossible pin type conflict U2F,GND Power Connected to Input Port
; J- p# n9 F7 V( Q6 c  E我的理解是地线接到了输入口?
" {  ^" o$ ^& d! n4 e. [9 ~8 M
' [+ P  ]* n4 r5 j0 J0 e  r电路图中几乎所有的芯片都有这个问题!$ F3 G+ H: U6 V* d) G# G# R
% Y" f& Z8 P$ L% |& `( l2 W
还有我的一个自己画的片子,其中AVSS我查资料是模拟地,我把引脚设置成POWER类型,也出现这个错误!
& P6 h6 n+ e3 U( v! x
2 Y% ]6 @' h; P% s3 m/ V: O- t一开始我以为是我自己画的器件管脚类型错误,可是调用自带库的器件也是这个问题?9 g& H" i& Q  S
我打开Cadence16.6自带器件库对比我做的器件管脚类型,GND类型作为POWER应该没有问题啊?+ Z- s& _( b2 D
/ u' ?, S& e8 _( C3 n( H
请各位大神给予指点!( r. Y' T; e8 R" P5 c
2 @9 |5 b4 S0 b" `; z8 f3 e
' L5 g3 p8 a4 w6 u
2 O" M* B0 A  N* q

3 d- t+ ^! B  O  W1 _& |
作者: thinkic    时间: 2017-3-27 21:59
我把所有DRC有这个问题的引脚直接接地DRC错误一样?什么意思?非要改pin的类型?
作者: linxiufeng    时间: 2017-3-28 10:28
把pin类型改成GND试试?
作者: thinkic    时间: 2017-3-28 10:41
linxiufeng 发表于 2017-3-28 10:28
# _; y& O  N* f把pin类型改成GND试试?

% j6 ?; }6 J: \& x9 y. N( A0 l没有GND类型,只有,3-state,Bidirectional,Input,Open Collector,Open Emitter,Output,Passive,Power,这几种类型。9 `/ N5 u$ j: c, b' U

作者: alicehugh    时间: 2017-3-28 13:46
把pin类型改成Passive试试~
作者: thinkic    时间: 2017-3-28 16:20
alicehugh 发表于 2017-3-28 13:46# D) S& Y& |4 R5 J  |
把pin类型改成Passive试试~
, z: w( O5 V5 i# d& _% U6 d. K
改成Passive当然可以,问题是GND信号本身就是电源的一部分啊。而且软件自带库器件的GND也要改,我觉得这个软件应该不会犯这个错误吧!, w+ Z9 _9 y! P8 G* U+ U" F4 H

作者: alicehugh    时间: 2017-3-29 17:18
thinkic 发表于 2017-3-28 16:20( _: B" R5 A# N
改成Passive当然可以,问题是GND信号本身就是电源的一部分啊。而且软件自带库器件的GND也要改,我觉得这 ...

* u) b/ l0 k) \4 dPOWER對於ORCAD來說 是指IC中的電源 當全部選擇在POWER的時候 載入allegro會默認為同一NET 這部分是以前原廠工程師跟我這樣解釋的 所以我都會告訴我們家EE 在設定PIN的狀態一律設在PASSIVE比較不容易出錯% W" X; E+ [9 g3 S8 d$ [0 H' I

作者: thinkic    时间: 2017-3-29 21:53
感谢各位大神,问题解决了!% L" B: h; P  g+ `9 {9 B

& r, q3 {" Y! a$ I' ?" n7 |5 c8 B处理方式是改DRC中的ERC Matrix,把电源那一行的E全部改成W或者空白。不过目前还不知道这样会不会引起以后的问题,不过我这个电路不需要仿真,只需要出PCB,估计不会有影响。
& F. _. E: u3 {; g; r/ ]9 c3 F( N( q$ c$ r! D7 m! v, s
此外,在解决DRC中出现的错误时我发现了我犯了一个非常低级的错误!
) K9 V! i2 S+ @- O  O1 \9 u0 v我画的这套图,是一套仪器的电路板,我把这套仪器所有的电路板原理图都放在一个SCHEMATIC下分成好几个page,结果出现超级多错误。# |2 o6 m' I) [' ?
后来我一支仪器一个SHCEMATIC,基本上错误就没有了。
% T  P+ R; B3 q
4 e/ E) s# ~9 z# m1 a我估计新手可能也会翻我这样的错误。希望以我为戒。




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2