EDA365电子工程师网

标题: DRAM迈入3D时代!3D Super-DRAM是什么? [打印本页]

作者: amao    时间: 2017-3-20 17:15
标题: DRAM迈入3D时代!3D Super-DRAM是什么?
3D Super-DRAM是什么?为何需要这种技术?

9 @6 y" W& v( S9 W* O9 C* y
就算3D NAND的每位元成本与平面NAND相比较还不够低,NAND快闪存储器已经成功地由平面转为3D,而DRAM还是维持2D架构;在此同时,DRAM制程的微缩也变得越来越困难,主要是因为储存电容的深宽比(aspect ratio)随着元件制程微缩而呈倍数增加。

$ s$ [# O0 R  ]# {! P% b' p; h( f
因此,为了要延长DRAM这种存储器的寿命,在短时间内必须要采用3D DRAM解决方案。什么是3D超级DRAM (Super-DRAM)?为何我们需要这种技术?以下请见笔者的解释。
$ ?9 s# c/ J; ?1 a
平面DRAM是存储器单元阵列与存储器逻辑电路分占两侧,3D Super-DRAM则是将存储器单元阵列堆叠在存储器逻辑电路的上方,因此裸晶尺寸会变得比较小,每片晶圆的裸晶产出量也会更多;这意味着3D Super-DRAM的成本可以低于平面DRAM。
3D Super-DRAM与平面DRAM结构比较
$ _% g. v6 N5 H$ O* ]7 s
3D Super-DRAM重复使用了运用于平面DRAM的经证实生产流程与元件架构;当我们比较平面与3D两种DRAM,储存电容以及存储器逻辑电路应该会是一样的,它们之间的唯一差别是单元电晶体。平面DRAM正常情况下会采用凹型电晶体(recessed transistor),3D Super-DRAM则是利用垂直的环绕闸极电晶体(Surrounding Gate Transistor,SGT)
3D Super-DRAM架构
% p  h. w3 f# U8 U7 X) `7 ~0 g  K
平面DRAM最重要也最艰难的挑战,是储存电容的高深宽比。如下图所示,储存电容的深宽比会随着元件制程微缩而呈倍数增加;换句话说,平面DRAM的制程微缩会越来越困难。根据我们的了解,DRAM制程微缩速度已经趋缓,制造成本也飙升,主要就是因为储存电容的微缩问题;这个问题该如何解决?
平面DRAM储存电容深宽比会随制程微缩而增加

, Y2 N% R" o5 b1 ~9 p$ i, u
平面DRAM的储存电容恐怕无法变化或是修改,但是如果使用存储器单元3D堆叠技术,除了片晶圆的裸晶产出量可望增加四倍,也能因为可重复使用储存电容,而节省高达数十亿美元的新型储存电容研发成本与风险,并加快产品上市时程。
, F, d# Z" n2 G" r4 ?0 \; Y
垂直SGT与凹型电晶体有什么不同?两者都有利于源极(source)与汲极(drain)间距离的微缩,因此将泄漏电流最小化;但垂直SGT能从各种方向控制闸极,因此与凹型电晶体相较,在次临限漏电流(subthreshold)特性的表现上更好。
垂直SGT与凹型电晶体特性比较
3 ]- K! R- @  H1 `# t
众所周知,绝缘上覆矽(SOI)架构在高温下的接面漏电流只有十分之一;而垂直SGT的一个缺点,是没有逆向偏压(back-bias)特性可以利用。整体看来,垂直SGT与凹型电晶体都能有效将漏电流最小化。

  `0 i, t+ d' G( O
接着是位元线寄生效应(parasitics)的比较。平面DRAM的埋入式位元线能减少储存电容与位元线之间的寄生电容;垂直SGT在最小化寄生电容方面也非常有效,因为位元线是在垂直SGT的底部。而因为垂直SGT与埋入式电晶体的位元线都是采用金属线,位元线的串联电阻能被最小化;总而言之,垂直SGT与凹型电晶体的性能与特征是几乎相同的。
垂直SGT与凹型电晶体的寄生电容比较

# S9 p3 d8 z6 x# a1 j# t
不过垂直SGT与凹型电晶体比起来简单得多,前者只需要两层光罩,节省了3~4层光罩步骤;举例来说,不用源极与汲极光照,也不需要凹型闸极光罩、字元线(word line)光罩,以及埋入式位元线光罩。如果你有3D Super-DRAM制造成本高昂的印象,这是不正确的;3D Super-DRAM的制程与结构,还有元件的功能性与可靠度都已成功验证。
垂直SGT需要的光罩层数较少

1 }1 w! ]* Z& T  d: O6 r
下图是3D Super-DRAM与平面DRAM相较的各种优点摘要:
(参考原文: Why 3D Super-DRAM?,by Sang-Yun Lee,本文作者为3D Super-DRAM 技术供应商BeSang执行长 )
9 D  s- y, Y7 ~' Q

作者: alice1990    时间: 2017-3-23 15:41
学习了,是否可理解为容量变大,空间变小,成本不高呢,
作者: cool001    时间: 2017-3-23 16:24
内存技术的一大进步,
作者: Shoumei    时间: 2017-5-17 12:07
学习了
作者: denny_9    时间: 2017-6-9 14:21
以后估计叠一百层了。




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2