EDA365电子工程师网

标题: Capture CIS中做原理图封装,非power类型却又有多个pin同名时怎么处理? [打印本页]

作者: xingzhang    时间: 2008-11-28 18:43
标题: Capture CIS中做原理图封装,非power类型却又有多个pin同名时怎么处理?
我们知道,在capture cis中做器件的原理图封装库时,对于每个pin都要指定其类型,如输入,输出,三态等等,而所有pin类型当中,只有power类型的pin在封装中的命名可以重复,其它类型的pin的命名都不能重复的(重复了就会有waring),但实际当中,器件的有些引脚,如芯片的某些pin是不连接的(NC),这种情况下,pin的类型不为power,但又得都命名为NC,请教这种情况怎么处理最合适?
作者: xingzhang    时间: 2008-11-29 16:34
顶起来,难道没人知道?
作者: zsmbj    时间: 2008-11-30 21:20
NC1,NC2,NC3,NC4,NC5等等……
作者: xingzhang    时间: 2008-12-1 12:39
原帖由 zsmbj 于 2008-11-30 21:20 发表 ' j# W( z7 i5 a5 j' H  S" R& A
NC1,NC2,NC3,NC4,NC5等等……
& u9 x) Y& e% J3 L$ s* v7 o0 t# C

& q7 N) Z: H$ [; D# h1 V$ l感谢回复,如果全部用NC,还有没有办法?
作者: dsj20021    时间: 2008-12-1 13:01
做大型IC的LIBRARY,必须将同名端加以区分,通常做法是用EXCEL排序后,从上向下加1,2,3,4.。。。这样在做原理图设计时,能够准确的定义某些PIN连接
作者: xingzhang    时间: 2008-12-1 20:43
原帖由 dsj20021 于 2008-12-1 13:01 发表
8 l1 L7 L' n, ~; U3 H2 p做大型IC的LIBRARY,必须将同名端加以区分,通常做法是用EXCEL排序后,从上向下加1,2,3,4.。。。这样在做原理图设计时,能够准确的定义某些PIN连接
, Y* w- s' e; u/ U& O" P" i/ N
' |7 S) @$ B$ F, _
这也不失为一个好方法,我现在的做法是:! H( p& J$ ]8 d
因为除了电源PIN和NC脚以外,其它的信号引脚是不会重名的,于是电源和NC脚的类型全部选择power,这样做封装不会警告,也不会报错,就是有些不符合规范而以。
作者: aguang963_0    时间: 2008-12-19 20:20
在导入ALLEGRO的时候会报错的,你这些就是一个网络属性




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2