EDA365电子工程师网

标题: 请教Allegro规则设置 [打印本页]

作者: gavinhuang    时间: 2017-1-17 11:52
标题: 请教Allegro规则设置
本帖最后由 gavinhuang 于 2017-1-17 11:58 编辑 - v: x/ v3 W' S; j8 h& c: O8 c( d
- M; d* s6 Z: R* D: y
如下图一,差分信号从UA1发出,经过U1,到达RJ45_USB2连接器。U1的第4pin和第5pin是同一网络,第3pin和第6pin是同一网络,以此类推。* g8 f, f$ t, G" e" R3 z5 f
这种情况下,拓扑结构如图二所示,请问设置等长约束的时候,我怎么设置才能正确的得到UA1 -> U1 -> RJ45_USB2之间的走线长度?
& l/ C! N8 H. {. o) r: y( d( b9 R% U  b: W多谢各位!/ t* A1 k9 i9 R/ A$ `$ V( a

. b9 D9 x1 _+ V0 o. P2 \0 h* r; v5 Y& i  J/ e0 W, l

. Y( C/ C# M0 X( M" [6 P8 V9 @  u, {
作者: J蓝虹    时间: 2017-1-17 12:52
修改拓扑成UA1 -> U1 -> RJ45_USB2
作者: gavinhuang    时间: 2017-1-17 13:25
J蓝虹 发表于 2017-1-17 12:52) J$ @% d$ C1 t6 j* ~
修改拓扑成UA1 -> U1 -> RJ45_USB2

! G/ r% L7 K' w7 B' r* ~3 s: f你好,怎么修改?给U1赋以什么样的器件模型?
* H9 A0 ]& H7 i0 V+ Q' z
作者: djadfas    时间: 2017-1-17 14:21
这不是差分对走线么   还设置等长干嘛?
作者: jacekysun    时间: 2017-1-18 08:28
直接设置pinpair,UA1---RJ45_USB2,中间的可以忽略啊
作者: wshna0221    时间: 2017-1-18 09:28
楼上在解. ^( f' H3 v' g7 x' U  D+ [. W

作者: bingshuihuo    时间: 2017-1-18 09:35
jacekysun 发表于 2017-1-18 08:28
+ _; a3 f" Y$ l直接设置pinpair,UA1---RJ45_USB2,中间的可以忽略啊
( t+ Y. D6 Y& s0 Z# X3 _; r- b8 ~
楼主 正解!!!
3 ^7 B/ G. [' z, m
作者: J蓝虹    时间: 2017-1-18 11:17
gavinhuang 发表于 2017-1-17 13:257 r" H) g4 x3 m( M) H
你好,怎么修改?给U1赋以什么样的器件模型?

& U2 a5 W- L8 H3 J, o单纯设rule的话不需要,把线断了,调一下这三个的位置,重连完事。然后再设constraint就可以了。否则会有ET DRC4 D3 I5 Z% K$ w2 ^

作者: li262925    时间: 2017-1-18 13:14
支持pinpair    UA1---RJ45_USB2
作者: 妞妞麻吉12    时间: 2017-1-19 10:53
可以设X-NET
作者: suiwinder    时间: 2017-1-19 13:01
应该是条条大路通罗马,都可以的
作者: hey66880    时间: 2017-2-7 23:10
如果不用做分段等长就直接设第一个点到最后一个点,如果需要做分段等长就需要设X NET。CM的设定一旦想通了其实很简单。




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2