EDA365电子工程师网
标题:
Cadence的PCB怎么导出网络表
[打印本页]
作者:
chibao1990
时间:
2017-1-13 08:33
标题:
Cadence的PCB怎么导出网络表
各位大神,有谁试过 从一个.brd的PCB文件 生成网络表 再导入到另外一个.brd的PCB文件的?谁能提供一下方法?
' K2 _6 s! a* e' l E2 t0 J4 `
试过export logic 发现导出可以 导入不行
- \9 S: v- [8 q: i- p3 I! p+ t- I
作者:
hijkl
时间:
2017-1-13 11:33
Export-Netlist
作者:
5718366
时间:
2017-1-13 12:19
导入前,必须保证库中要有封装的device文件及设置其路径
作者:
5718366
时间:
2017-1-13 12:22
导出2个板的网表,在合并这2个网表,注意合并后元件的位号不能有重复,有重复的自己手工修改
作者:
wwj04
时间:
2017-1-13 13:03
Export-Netlist
作者:
mysyl_ling
时间:
2017-1-13 16:30
还是不知道怎么操作啊
作者:
mysyl_ling
时间:
2017-1-13 16:31
感觉跟原理图导出网表是不一样的
作者:
zgiwen
时间:
2017-1-14 14:07
Export-Netlist
作者:
bingshuihuo
时间:
2017-1-15 11:30
Export-Netlist
作者:
huang_ming
时间:
2017-1-18 09:04
导出:tools-quick Reports-Netin (non-back)随便保存个地方;导入:File-Import-logic-选择other(Import netlist选择刚才导出的文件,选择Supersede all logical data和Ignore Fixed property这两项),然后点导入OK
6 q% p4 \0 V. `6 J$ ^6 \( _& ^
作者:
BoBo2012
时间:
2017-1-24 13:46
看看路径对不?
作者:
lzc1989
时间:
2017-2-8 15:11
先把pcb中的封装导出作为库,设置路径。再导出netlist,导入新的pcb路径
9 O! O# z/ ^( v0 d+ v5 Y0 T
作者:
bruce777
时间:
2017-6-8 17:01
贊成樓上的做法
作者:
star929
时间:
2017-6-9 22:41
2 b. p' u. T) i, a2 |4 ]7 R1 I
Export-Netlist
欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/)
Powered by Discuz! X3.2