EDA365电子工程师网
标题: FPGA建立时间和保持时间理解——从门电路结构出发 [打印本页]
作者: 电子渣 时间: 2017-1-12 09:17
标题: FPGA建立时间和保持时间理解——从门电路结构出发
本帖最后由 电子渣 于 2017-1-12 09:22 编辑
8 z0 a' B* |# S$ W, `+ |9 z5 ]
: S3 o& E- e& \' @6 E9 g1、建立时间和保持时间的定义、原因4 L# X, O' S2 Y7 l# u
建立时间(Setup time):在有效时钟(例如D触发器,上升沿到来之前)到来之前,输入数据能够保持数据稳定的最短时间就是建立时间,其建立时间存在的原因是为了触发器将输入数据读取锁存进触发器内部,便于等待有效时间来之后能够输出;
7 G/ s! ?, s* T" K) ~* }6 j# J/ o3 [PS:同步设计考量的是建立时间
4 [* s% N3 }8 W- s6 t: j" p0 I
# w4 [4 F) l2 j% n8 [/ u保持时间(Hold time):在有效时钟到来之后,输入数据能够保持数据稳定的最短时间就是保持时间;其保持时间存在的原因是触发器内部的传输门(FPGA内部采用的CMOS工艺)的关闭和开始不是瞬间完成,有时间过程,这个过程需要保持稳定,才能稳定的输出数据。具体的文档解释见附件《Understanding the basics of setup up and hold time.pdf6 ~5 W) I' P5 z
》,其中内部结构图和传输过程如图1所示。
# W# p! }, I* f- Y( {
: r* V6 E& a: t: o" C+ {6 s( yfile:///C:/Users/NOOBS/Documents/My%20Knowledge/temp/924d9f19-bfe3-4d03-a6dd-d284eae6e3a8/128/index_files/a65704654444ba93ee51ab33d13eef90.png
4 R0 ]* n% H' z6 C8 t$ k% D
图 1 建立时间保持时间图解
! L. R9 z* o7 g7 h# D
2、建立时间、保持时间在设计电路中的实际应用
1 _/ X% E; x; ^- n' A, \7 b; L6 `4 _4 B7 K. d1 ` G
在FPGA设计中,经常是时序电路和组合电路相互使用,如图2所示的是一个同步设计的基本模型。7 G$ O8 V2 y; T% F
file:///C:/Users/NOOBS/Documents/My%20Knowledge/temp/924d9f19-bfe3-4d03-a6dd-d284eae6e3a8/128/index_files/99d6609f-f12b-4c0d-9987-1548742199c4.jpg
: L: f. W9 V$ W& t% h; Y2 \. V) p1 f8 y7 i, n5 s9 {& {6 m& [9 N
! S" k7 G$ E7 X图 2 同步设计的基本模式
( k1 H9 Q) j- x( A+ d3 ?0 M8 v图中,Tco表示D触发器数据输出的延时,Tdelay表示组合电路的延时,Tpd表示CLK(时钟)到两个触发器的延时,Tsetup表示第二个D触发器建立时间;
3 `! N1 K( z* O3 l, n- O7 ?' g如果第一个触发器的建立时间最大为T1max,最小为T1min,组合逻辑延时最大为T2max,最小为T2min,则第二个触发器的建立时间Tsu和保持时间Th应该满足什么条件?或者已知Tsu和Th,能接入的最大时钟能达到多少?
* S$ f0 d# V, t7 g8 A" D+ v2 B3 E9 X* g) b7 @) H
下面进行时序图分析,分析之前假设两个触发器的时钟均使用了FPGA内部的全局时钟网络,即可认为其时钟延时Tpd=0;此时不需要考虑保持时间,因为数据本身的延时大于时钟延时,所以保持时间一定是满足条件的(具体的数学求算可解释);
6 p( ~# c( S, j% z4 S4 `3 O1 R因此同步设计中重点关注考虑的就是建立时间. d# w2 H! S; R% X" ^. p
如图3所示的时序图:
5 X6 Y# V# u. F8 @+ nfile:///C:/Users/NOOBS/Documents/My%20Knowledge/temp/924d9f19-bfe3-4d03-a6dd-d284eae6e3a8/128/index_files/23f7e9d7-bc3d-41fa-b1cd-4b66c15bebd2.jpg! E0 x( L7 h5 j0 G, ?! f7 I2 l$ O
+ `3 [+ Q1 w: Y) \+ m9 H. |
图 3 可正确采集数据的时序图' L5 p$ P) k5 w$ Y8 q+ k
从图3可知,只有当T-Tco-Tdelay>Tsu时(T为时钟周期,Tsu为第二个触发器的建立时间),方可实现同步设计;从式子中也可看出D2的建立时间和保持时间和D1的建立时间和保持时间无关联,而只和输入端前的组合延时和D1的数据输出延时有关,进而说明了延时没有叠加效应。
. P/ o; J% a! X' e, p: L8 J因此可推出系统的时钟的频率应该满足的条件是:2 |$ Q x' E5 | Y$ Q- G9 O
file:///C:/Users/NOOBS/Documents/My%20Knowledge/temp/924d9f19-bfe3-4d03-a6dd-d284eae6e3a8/128/index_files/clip_image00287326624-58b9-46d0-aea2-416726d6878b.png
T2max为组合延时最大的时间;0 ~/ E- n4 J# s+ f4 V
如果考虑时钟存在延时(时钟出现较大延时的多数原因是因为采用了异步时钟设计),其时序图如图4所示。
8 |3 Q& y9 s( Z因为建立时间和保持时间之和为时钟脉宽,所以T-(T-Tco-Tdelay)>Th,即Tco+Tdelay>Th ,而得延时就比保持时间更长了,所以不用考虑保持时间,一般情况下都是满足保持时间的条件。' U! T) |4 w" m" o( p V
file:///C:/Users/NOOBS/Documents/My%20Knowledge/temp/924d9f19-bfe3-4d03-a6dd-d284eae6e3a8/128/index_files/2b69bcb2-878d-4833-9597-16911e868589.jpg+ P3 u9 S, J ]: K8 W
图 4 考虑时钟延时的时序
从图中可得:T-Tco-Tdelay-Tpd>Tsu
因此当存在时钟延时,其建立时间会延长,那保持时间会减少。其保持时间为Tco+Tdelay-Tpd>Th 。
$ E+ k; N) s7 l0 w, r: ?
-
a65704654444ba93ee51ab33d13eef90.png
(407.12 KB, 下载次数: 0)
-
2b69bcb2-878d-4833-9597-16911e868589.jpg
(35.33 KB, 下载次数: 0)
-
23f7e9d7-bc3d-41fa-b1cd-4b66c15bebd2.jpg
(34.37 KB, 下载次数: 0)
-
99d6609f-f12b-4c0d-9987-1548742199c4.jpg
(15.91 KB, 下载次数: 0)
-
clip_image00287326624-58b9-46d0-aea2-416726d6878b.png
(862 Bytes, 下载次数: 0)
作者: 电子渣 时间: 2017-1-12 09:19
最后的几张图片对应的顺序为:1-4-3-2,文中的条件是图5
作者: wudi20060501 时间: 2017-2-4 11:39
感谢楼主分享!
& R9 }( f3 F) E! ]2 h
欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) |
Powered by Discuz! X3.2 |