EDA365电子工程师网

标题: 器件实体重叠怎样避免 [打印本页]

作者: 麦克锋    时间: 2016-10-24 10:07
标题: 器件实体重叠怎样避免
本帖最后由 麦克锋 于 2016-10-24 10:10 编辑
- G7 t( I" m- Z4 \8 r: K: t
9 q8 R7 q; i5 k: \8 C6 m如图,两器件的实体已经重叠,贴片的时候肯定会导致相互干涉,但却没有任何报错。4 }) g1 k3 R  l4 t1 }* A6 c
请问是否可以通过一些命令步骤来进行设置避免或提示?
* c) u" g8 X) L2 b9 K使用的软件是allegro16.5
% y- S* U8 s/ X  Y$ ]8 b8 P2 N( U4 z2 Q

QQ截图20161024101121.png (8.76 KB, 下载次数: 0)

QQ截图20161024101121.png

作者: i4dm99    时间: 2016-10-24 15:09
package to package
作者: eeliujm    时间: 2016-10-24 17:17
constraint modes 要设置好
作者: xueling2009    时间: 2016-11-17 09:23
在建封装时加上PACKAGE  PLACE_BOUND

1.JPG (30.32 KB, 下载次数: 0)

1.JPG

作者: rollow    时间: 2016-11-29 15:08
或者使用DFA,建封装是加上DFA_TOP这层。然后在constain里面设置DFA的间距。这样离近了会报错
作者: haveok    时间: 2016-12-4 14:26
place bond 解决你的烦恼




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2