EDA365电子工程师网

标题: 关于LPDDR走线跨分割的问题 [打印本页]

作者: yuxiaoxiaohaha    时间: 2016-9-20 17:15
标题: 关于LPDDR走线跨分割的问题
一片328PIN BGA  一片90PINLPDDR  16位地址线 32位数据线 还有一些控制线  四层板  
' H+ ?: {5 G! N" u1 o 高位数据一层  低位数据一层走底层
6 E4 E# F6 N: t; B( ?% I 地址控制时钟走顶层
( Z4 Y* |; I6 {' c4 q芯片放在底层 之前为了保护时钟和地址线  我选择了T/G/P/B的层叠  因为LPDDR内部有2个电源  总是要跨分割  不知道如何取舍?4 X1 c0 J1 z1 v6 E
之前有老师建议  地层靠近底层 然后顶层时钟线包地,这样地址就会垮分割。该如何做到两全其美,LPDDR时钟是133M,请各位大神,不吝赐教。9 j, J: k2 V& F
8 ~8 w" ]: v; Y! E8 K

' E. o+ f  U, d0 N$ o; `" ]7 O4 {, {% Y. O0 n# b0 a$ P2 }7 p0 p

作者: yuxiaoxiaohaha    时间: 2016-9-22 08:43
又是没有人回复
作者: yuxiaoxiaohaha    时间: 2016-9-22 08:43
又是没有人回复
作者: 小小菜    时间: 2016-9-27 16:01
厉害
作者: 980155498cai    时间: 2016-9-29 09:33
加层
作者: yuxiaoxiaohaha    时间: 2016-9-29 15:07
980155498cai 发表于 2016-9-29 09:336 m( P) W) _3 x+ K4 X3 @0 g$ f
加层
( C1 |  v4 o6 `0 t4 V" i
本来是6层 现在改成4层的 节省成本好么, Y1 e: n9 P& I( T

作者: 980155498cai    时间: 2016-9-29 15:48
yuxiaoxiaohaha 发表于 2016-9-29 15:07: [* M+ V: w4 n$ u8 R
本来是6层 现在改成4层的 节省成本好么
9 t7 }0 w- F* |& a7 B8 a1 E' ~9 N
节省成本与信号质量那个更重要呢》??不要盲目的节省成本
作者: neon    时间: 2016-10-29 17:57
一个电源用平面,一个电源用走线。; M9 J2 u, V: a2 d: V% N
有时其实说得挺玄的,跨一下分割也不至于说就不正常工作了。
作者: yuxiaoxiaohaha    时间: 2016-10-31 09:39
neon 发表于 2016-10-29 17:571 S3 }2 s7 X9 [' Z2 V
一个电源用平面,一个电源用走线。
8 u' s% Y  d& {/ E/ E  [* B8 u! d2 T有时其实说得挺玄的,跨一下分割也不至于说就不正常工作了。
0 T/ {" r! @7 }. h, b( w  X
正常工作啊 只是EMC没有通过 改了叠层以后就通过了的# F( p4 T) g* Z. |* ^3 q- O: E

作者: 2009zhaoqf    时间: 2016-10-31 14:28

作者: 2009zhaoqf    时间: 2016-10-31 14:29

作者: yuxiaoxiaohaha    时间: 2016-10-31 14:57
2009zhaoqf 发表于 2016-10-31 14:28

8 h' k) ]2 ~: [* J
- I" `8 E$ ?8 V5 z8 D$ W




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2