EDA365电子工程师网

标题: 電源輸出端并联电阻作用 [打印本页]

作者: chenlaipi    时间: 2016-7-13 10:36
标题: 電源輸出端并联电阻作用
请教加电源输出端并联电阻防止电压不稳的原理是什么?
作者: kobeismygod    时间: 2016-7-13 17:38
你说的是假负载?
作者: jieking    时间: 2016-7-13 18:58
假负载
作者: chenlaipi    时间: 2016-7-13 22:36
kobeismygod 发表于 2016-7-13 17:38
2 e- W, A) Y, ?. n. s! @. b$ \你说的是假负载?

+ {; Y4 V/ H+ u. b7 E  [: i是的~有个电源输出端后面有负载,输出一段时间后会有电压瞬间升高的突波,并联了个电阻就好了,这是为什么?
4 n5 R& j8 \2 U9 _
作者: kobeismygod    时间: 2016-7-14 21:47
一般在负载变小时,dcdc进行DCM,导致输出不稳定,加了假负载之后就会强制在CCM就好了。
作者: chenlaipi    时间: 2016-7-15 10:30
kobeismygod 发表于 2016-7-14 21:473 I7 i+ Q, F. U) a' {# v5 y
一般在负载变小时,dcdc进行DCM,导致输出不稳定,加了假负载之后就会强制在CCM就好了。
) M7 ~6 j1 ?  J  S/ U5 i
謝啦~( Q8 f+ G: A/ s; d! _, j5 p( a

作者: Q.Quillan    时间: 2016-7-16 15:34
也有这种情况:看你的电源有没有特殊要求,有的PSU是有最小输出电流的限制,不然不会有电输出。因此为了电出来得加个假负载,这得看PSU的spec(似乎有的PSU有这种要求)。也有好多DC-DC加假负载,一方面可能如楼上所说,强制从DCM跳到CCM,另一方面,给输出电容放电,似乎这个应用蛮多。不知道我这么理解可完全?路过大神可以解惑。
作者: kobeismygod    时间: 2016-7-16 20:16
本帖最后由 kobeismygod 于 2016-7-16 20:22 编辑
6 D7 y( N; _# x  N3 A% V. H  v- ]. _, o) S* }1 p
一般dcdc都有输出对地的mos在做放电控制,另外,你外面加的这个电阻如果比较大,同时输出电容又不小的话,放电速度基本很慢,作为放电电阻的目作用也不明显吧😁,至于最小输出电流要求,可否就是工作在CCM的最小电流??
作者: Q.Quillan    时间: 2016-7-18 20:12
kobeismygod 发表于 2016-7-16 20:169 R; A7 P* ]3 ^7 |5 s
一般dcdc都有输出对地的mos在做放电控制,另外,你外面加的这个电阻如果比较大,同时输出电容又不小的话, ...

. G; q# \) V) v$ J5 y+ n根据RC充放电的衰减曲线来看,在C很大情况下,不会把放电电阻加的很大,才会放电快的。
作者: qinhappy    时间: 2016-9-20 15:51
还要一种情况,就是关电的飞行时间有要求。




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2