EDA365电子工程师网

标题: DMI、FDI、eDP、PCIE、LVDS等高速信号,组内等长是做多少的呢? [打印本页]

作者: MaxEnding    时间: 2016-5-13 15:58
标题: DMI、FDI、eDP、PCIE、LVDS等高速信号,组内等长是做多少的呢?
最近由于工作需要,在看Inter的Design Guide,其中关于高速信号的走线要求,强调的多的主要是差分走线间距、阻抗、走线拓扑的线长等,- b1 o. w( b6 c
但很少看到有说要做等长(差分对等长±5mil是公认的),所以在此问下大神们,像DMI、FDI、eDP、PCIE、LVDS等高速信号,组内等长是做多少的呢?
+ ~( c$ t3 Z, e& g9 ~* `
8 A7 B+ n* c2 Z/ o
作者: cousins    时间: 2016-5-13 16:33
50mil吧。。, m. j" u& \! q5 f* N/ {
关键看实际延时和相位差,有过孔和串扰影响下长度差没那么精准。
作者: MaxEnding    时间: 2016-5-13 23:17
cousins 发表于 2016-5-13 16:332 F0 W* F; H; K  u6 {7 }. T2 d5 u2 C
50mil吧。。( V2 l& _1 R* X$ ~1 q
关键看实际延时和相位差,有过孔和串扰影响下长度差没那么精准。
8 E3 V: _& b: S& ~
哦哦,版主亲自回复,感谢!
  S' q" T3 X" k
作者: 刘兵0916    时间: 2016-5-17 11:17
lvds一般10mil,pcie的5mil
作者: cw883561    时间: 2016-5-17 14:19
DMI & PCIE & EDP ...±5mil
作者: kz_llq    时间: 2016-5-18 16:00
如果可以的话,做到尽量的误差短,基本上做到5MIL的公差适用于所有查分信号
作者: kz_llq    时间: 2016-5-18 16:00
如果可以的话,做到尽量的误差短,基本上做到5MIL的公差适用于所有查分信号
作者: 705621057    时间: 2016-5-19 15:22
对内误差还是要根据你在这些总线上所跑信号的数据量来决定的,比如LVDS或者是DP又或者是TMDS这一类带参考时钟的数据总线,在总线需要的带宽越高,那么对内的等长就需要越短,其实这个等长的数据是可以算出来的;如果不是强迫症患者的话,根据我的经验这类总线的误差走在25mil以内是肯定没有问题的,我负责的项目中4K@60Hz的HDMI走线或者是LVDS总线都已经验证过了;像PCIE或者是USB3.0这一类的差分总线,由于发和收的数据都只有一位,所以只需要做TX±和RX±上的差分对内的等长就行了(5mil),PCIE上的CLK一样也是只需要做对内等长即可!
作者: MaxEnding    时间: 2016-5-19 20:09
705621057 发表于 2016-5-19 15:22
* b. N; Q5 R1 {- G$ H8 G对内误差还是要根据你在这些总线上所跑信号的数据量来决定的,比如LVDS或者是DP又或者是TMDS这一类带参考时 ...
. w2 E! a( `7 M* u# f1 H# z3 y
可以可以!谢谢回复
作者: raytingg    时间: 2016-10-11 12:29
谢谢




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2