EDA365电子工程师网

标题: AD6.X 批量處理差分走線 [打印本页]

作者: stqw1987    时间: 2008-11-5 19:40
标题: AD6.X 批量處理差分走線
請教高人:在AD6.X的原理圖編輯環境中如何實現批量地設置差分線???
1 T8 H* B2 X  c因為在此,它要求網絡名必須以"_P"与"_N"結束才可正確添加差分標志....可是,如果有很多這樣的需求,而且又是在層次原理圖中.若一個個地加就顯得特別麻煩又易出錯...6 {7 U0 w/ j3 k" v
敢問高人此問題當如何處理為上?7 Y# S7 a* a( y
TKS!
作者: sutee7907    时间: 2008-11-6 09:01
可以 在PCB中添加,选择要差分的网络就可以了。
作者: stqw1987    时间: 2008-11-6 09:59
謝謝,這也是一個方法,不過是不是不太方便啊.蜘蛛網似的飛線中去辯識差分網絡想來也是不易啊...呵呵
作者: stqw1987    时间: 2008-11-6 10:19
标题: 層次原理圖中差分對設置體會
這兩天在弄一個hub,里面有一些網絡我想設成差分網絡用ad6.7好拉線一點.()所以,就一直在弄啊弄的...中間有些體會,寫在這里,以后忘了再來看:
" `; @7 C! b+ A* l9 N, h1. 差分對的兩個網絡名主體必須相同(不同僅在於_P&_N).
& J( |. s2 h8 c2.子原理圖之間通過PORT相連時,只在其中一方設置差分對便可,PORT相連接的另一方則不必設置,不然,會報錯說差分網絡重復.
* c2 E) ^2 y4 I+ r3.忽然又發現,直接在總圖上設置會更方便一點...




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2