EDA365电子工程师网
标题:
PCB 設計的ESD 抑制準則,为了提高权限,出卖东西,
[打印本页]
作者:
yoyo_fly
时间:
2008-10-9 10:36
标题:
PCB 設計的ESD 抑制準則,为了提高权限,出卖东西,
怎么上传压缩文件啊
4 @1 R9 h! ?. `/ n/ y6 k
PCB
设计的
ESD
抑止准则
PCB
布线是
ESD
防护的一个关键要素,合理的
PCB
设计可以减少故障检查及返工所带来的不必要成本。在
PCB
设计中,由于采用了瞬态电压抑止器
(TVS)
二极管来抑止因
ESD
放电产生的直接电荷注入,因此
PCB
设计中更重要的是克服放电电流产生的电磁干扰
(EMI)
电磁场效应。本文将提供可以优化
ESD
防护的
PCB
设计准则。
. P1 K2 K& ]; b( i0 a' \
电路环路
. P& l4 `7 l: C$ C) F
电流通过感应进入到电路环路,这些环路是封闭的,并具有变化的磁通量。电流的幅度与环的面积成正比。较大的环路包含有较多的磁通量,因而在电路中感应出较强的电流。因此,必须减少环路面积。
( R2 t# }6 j* Q# } z1 R4 o
最常见的环路如图
1
所示,由电源和地线所形成。在可能的条件下,可以采用具有电源及接地层的多层
PCB
设计。多层电路板不仅将电源和接地间的回路面积减到最小,而且也减小了
ESD
脉冲产生的高频
EMI
电磁场。
7 c0 k' g4 Z6 K* Z
如果不能采用多层电路板,那么用于电源线和接地的线必须连接成如图
2
所示的网格状。网格连接可以起到电源和接地层的作用,用过孔连接各层的印制线,在每个方向上过孔连接间隔应该在
6
厘米内。另外,在布线时,将电源和接地印制线尽可能靠近也可以降低环路面积,如图
3
所示。
c% i7 [ [1 B; r
减少环路面积及感应电流的另一个方法是减小互连器件间的平行通路,见图
4
。
+ j) Q6 F8 b" ]; O, I! y+ D
当必须采用长于
30
厘米
的信号连接线时,可以采用保护线,如图
5
所示。一个更好的办法是在信号线附近放置地层。信号线应该距保护线或接地线层
13
毫米
以内。
; t+ |& ]( u+ \% E% t" H5 J
如图
6
所示,将每个敏感元件的长信号线
(>30
厘米
)
或电源线与其接地线进行交叉布置。交叉的连线必须从上到下或从左到右的规则间隔布置。
+ [% j: c3 J( {+ G- A
电路连线长度
; U3 @; t( ?' P' s
长的信号线也可成为接收
ESD
脉冲能量的天线,尽量使用较短信号线可以降低信号线作为接收
ESD
电磁场天线的效率。
* t4 w) n% w: j
尽量将互连的器件放在相邻位置,以减少互连的印制线长度。
( h1 u( X' ^' |5 B* V
地电荷注入
/ w4 t8 _3 l H7 x* D7 s
ESD
对地线层的直接放电可能损坏敏感电路。在使用
TVS
二极管的同时还要使用一个或多个高频旁路电容器,这些电容器放置在易损元件的电源和地之间。旁路电容减少了电荷注入,保持了电源与接地端口的电压差。
9 M6 {+ }8 [6 t# ]" G; I" j
TVS
使感应电流分流,保持
TVS
钳位电压的电位差。
TVS
及电容器应放在距被保护的
IC
尽可能近的位置
(
见图
7)
,要确保
TVS
到地通路以及电容器管脚长度为最短,以减少寄生电感效应。
# _- K& W3 v6 R
连接器必须安装到
PCB
上的铜铂层。理想情况下,铜铂层必须与
PCB
的接地层隔离,通过短线与焊盘
连接。
1 {4 N# D! f; u/ R- B
PCB
设计的其它准则
# U. s$ v- T% K3 m4 B; R: D
1.
7 n9 H3 N5 ^# t
避免在
PCB
边缘安排重要的信号线,如时钟和复位信号等;
6 w# c- I- F: l% T, Q
2.
# a6 I( I8 z1 M: b
将
PCB
上未使用的部分设置为接地面;
6 }3 X; \% P: f1 W0 s
3.
1 @' j! ?7 l; S. j
机壳地线与信号线间隔至少为
4
毫米
;
2 }# J+ C; n" {% s- w* x; s
4.
% O6 q y& `% N F0 ]
保持机壳地线的长宽比小于
5:1
,以减少电感效应;
& ?8 j- \$ e" ?- @
5.
+ g; A& Z' v2 h
用
TVS
二极管来保护所有的外部连接;
4 e q. _+ t9 e; G7 l6 Z+ H- P+ h/ \
保护电路中的寄生电感
5 O9 A; K1 l0 c0 l+ ^
TVS
二极管通路中的寄生电感在发生
ESD
事件时会产生严重的电压过冲。尽管使用了
TVS
二极管,由于在电感负载两端的感应电压
VL=L
×
di/dt
,过高的过冲电压仍然可能超过被保护
IC
的损坏电压阈值。
4 |7 q7 }; I' N0 g9 }& Z
保护电路承受的总电压是
TVS
二极管钳位电压与寄生电感产生的电压之和,
VT=VC+VL
。一个
ESD
瞬态感应电流在小于
1ns
的时间内就能达到峰值
(
依据
IEC 61000-4-2
标准
)
,假定引线电感为每英寸
20nH
,线长为四分之一英寸,过冲电压将是
50V/10A
的脉冲。经验设计准则是将分流通路设计得尽可能短,以此减少寄
生电感效应。
+ \6 r3 `9 f& y/ m0 u
所有的电感性通路必须考虑采用接地回路,
TVS
与被保护信号线之间的通路,以及连接器到
TVS
器件的通路。被保护的信号线应该直接连接到接地面,若无接地面,则接地回路的连线应尽可能短。
TVS
二极管的接地和被保护电路的接地点之间的距离应尽可能短,以减少接地平面的寄生电感。
" p5 c$ W1 A* g$ O$ M/ F4 f
最后,
TVS
器件应该尽可能靠近连接器以减少进入附近线路的瞬态耦合。虽然没有到达连接器的直接通路,但这种二次辐射效应也会导致电路板其它部分的工作紊乱。
* ]. J) d9 C" \6 h( f. }; M. e
参考文献:
7 E R9 K9 C# f H6 t& g/ k
1. Boxleitner, Warren, "Electrostatic Discharge and Electronic Equipment," IEEE Press, 1989.
! H+ B; C2 ]/ Q. v2 l
2. Mardiguian, Michel, "Electrostatic Discharge,Understand, Simulate and Fix ESD problems,"
1 U) M$ D# s: E. f, E
3. Interference Control technologies, 1992.
; _# @- J! c& W3 k
4. Russell, Bill, "Power Protection is Critical For Today's Shrinking System Designs," Wireless Systems Design, February 1999.
2 E& G4 U1 m1 Z5 }* {8 ~. t
5. Standler, Ronald B., "Protection of Electronic Circuits from Overvoltages," John Wiley & Sons, 1989.
4 `! R+ X, @* r. b
SEMTECH
公司供稿
作者:
yoyo_fly
时间:
2008-10-9 10:41
看不到图, 没办法, 不知道怎么传RAR或DOC附件
作者:
zyunfei
时间:
2008-10-9 14:41
原帖由
yoyo_fly
于 2008-10-9 10:41 发表
( |! ]. A+ K, y) [) _9 X
看不到图, 没办法, 不知道怎么传RAR或DOC附件
8 D2 E; }& b: y8 W1 E4 ?( T7 p
$ I$ ?, u4 B5 i' u' [0 e
在
protel的 资源上传区域可以上传rar格式的文件
作者:
grant6168
时间:
2009-9-9 11:44
在寫什麼呀,,
欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/)
Powered by Discuz! X3.2