EDA365电子工程师网

标题: 坑爹的0R电阻 [打印本页]

作者: 硬件小白    时间: 2015-10-23 11:25
标题: 坑爹的0R电阻
最近在设计一款DCDC BUCK时,在测试过程中发现电压输出震荡,峰峰值60mV以上,周期约10uS正弦波,最后发现是VOUT串联的0R电阻搞怪,本来这个电阻是预留测试电流的,0R电阻放在了反馈分压电阻和输出电容中间,当去掉此电阻用焊锡端接后,震荡波形减弱到24mV;$ N/ d9 {; U' V
万用表测试此0R电阻有0.2欧的电阻值,不明白此出为什么会导致震荡呢?- ~* m5 e4 [, [# k5 {" l8 O% c- n1 y( M

$ i) q6 L0 M- J0 h3 m. q输出电容和反馈电阻中间串联了0.2R的电阻,这个阻抗会导致电源平面阻抗提高,但是不知为什么会导致输出波形震荡?哪位大侠解释一下吧。
% f, r* U7 N# ~' ?- ]8 D* [
作者: 菩提老树    时间: 2015-10-23 11:53
电阻的寄生参数的原因吧
作者: 阿斯兰    时间: 2015-10-23 16:12
本帖最后由 阿斯兰 于 2015-10-23 16:14 编辑
( C! Y4 A  g0 h* _& `
3 K8 t  n) y( R2 g/ X+ K% j6 [是否可以以传输线的理论来理解
0 U0 l. e' R, a  A/ U% v电阻的不为0R,会使通路上的阻抗不连续,就会有反射,驻波,引起来振幅,会有波动$ h# D0 }' M2 m; A  {* w6 K, {* q

: a$ q) z# ^. Y! s: [. I以上仅供参考
+ M" C) }9 F3 G% ~  o
作者: xiaoyu19890210    时间: 2015-10-23 20:03
阿斯兰 发表于 2015-10-23 16:121 s6 J, _! D7 V) W4 e
是否可以以传输线的理论来理解  w9 m# @/ l1 U- b( s+ O* B% w
电阻的不为0R,会使通路上的阻抗不连续,就会有反射,驻波,引起来振幅,会 ...
) T3 R+ x3 W" [% g( f( U
肯定不是因为阻抗不连续导致的,即使电阻是标准的0R,阻抗也是不连续的,因为通路走线的特征阻抗肯定不是0R。
$ b4 b# X$ ?, V' X
7 }4 }! t$ f5 j$ F5 H" L7 z; K而且,电源的电感后信号的上升时间才多少,所以那点走线的尺寸不足以引起反射。
0 U. v4 J5 R. u9 V- ?. C" b, h
作者: xzh    时间: 2015-11-3 10:05
kabudong
作者: 古未欲雪    时间: 2015-11-21 00:22
不懂,持续关注中




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2