EDA365电子工程师网

标题: 坑爹的0R电阻 [打印本页]

作者: 硬件小白    时间: 2015-10-23 11:25
标题: 坑爹的0R电阻
最近在设计一款DCDC BUCK时,在测试过程中发现电压输出震荡,峰峰值60mV以上,周期约10uS正弦波,最后发现是VOUT串联的0R电阻搞怪,本来这个电阻是预留测试电流的,0R电阻放在了反馈分压电阻和输出电容中间,当去掉此电阻用焊锡端接后,震荡波形减弱到24mV;
7 f4 F% u1 H, K# U; x- Y万用表测试此0R电阻有0.2欧的电阻值,不明白此出为什么会导致震荡呢?
- r) X4 ?8 `4 O
9 M3 r# a6 a$ W: V- a" K: T# f输出电容和反馈电阻中间串联了0.2R的电阻,这个阻抗会导致电源平面阻抗提高,但是不知为什么会导致输出波形震荡?哪位大侠解释一下吧。
3 G1 v( U) V6 c. m* y/ l
作者: 菩提老树    时间: 2015-10-23 11:53
电阻的寄生参数的原因吧
作者: 阿斯兰    时间: 2015-10-23 16:12
本帖最后由 阿斯兰 于 2015-10-23 16:14 编辑 9 `( g- s! y: L' \
" C: `( i0 h* a2 z1 N
是否可以以传输线的理论来理解/ F, x) P# c/ N; q5 i) p
电阻的不为0R,会使通路上的阻抗不连续,就会有反射,驻波,引起来振幅,会有波动4 ~4 g2 t! D+ ]0 ^
9 O' k% X' m( c# q  [( \. O
以上仅供参考
4 v" z% s! B& g& [
作者: xiaoyu19890210    时间: 2015-10-23 20:03
阿斯兰 发表于 2015-10-23 16:12
# t+ f( o! d1 r8 d( N是否可以以传输线的理论来理解
4 ]/ E/ s1 ~' l* |1 p: Y) K电阻的不为0R,会使通路上的阻抗不连续,就会有反射,驻波,引起来振幅,会 ...
8 p: G' f! z* ]/ Y1 _
肯定不是因为阻抗不连续导致的,即使电阻是标准的0R,阻抗也是不连续的,因为通路走线的特征阻抗肯定不是0R。1 o% Y# v4 `/ }& Y, R, }+ C$ F, p

4 r6 _, S5 v7 A0 v) V而且,电源的电感后信号的上升时间才多少,所以那点走线的尺寸不足以引起反射。0 C( G2 L, g' y9 X: d. J+ J

作者: xzh    时间: 2015-11-3 10:05
kabudong
作者: 古未欲雪    时间: 2015-11-21 00:22
不懂,持续关注中




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2