EDA365电子工程师网

标题: 致奋发向上的你-----EDA365深圳站第5期感悟 [打印本页]

作者: zjz灰太狼    时间: 2015-7-22 11:05
标题: 致奋发向上的你-----EDA365深圳站第5期感悟
致奋发向上的你-----EDA365深圳站第5
2015年7月19日,太阳很大,这种天气出门分分钟热出翔O(∩_∩)O,我第一次参加Cadence培训,感谢杜老师的精彩讲解,每个无私付出的人都值得尊敬!
因为时间匆忙,没有带笔记本过去,不能现场边听讲课边操作软件实践,好多朋友都带电脑去学习了,真的感慨:比自己优秀的人还在一直努力,自己有什么资本不去追求上进呢。感谢杜老师有这个平台让自己学习更多的知识。
是的,现在下午一点多钟,又有空调,人容易犯困,现在睡觉,就是在做梦,现在学习,将来就圆满!未来可期,加油↖(^ω^)↗
G!项目名称:HDTV项目设计
当我看到上传到论坛的课件的时候,我就在想,一个方案项目的过程是这样子的呢?
板框机械图的结构已经固定了,布局的首要就是要分清各个电路的组成部分,每个部分的元器件放在一起,该项目就是这样:接口电路靠近接口放置(PHY芯片),PoE模块,RJ45网络接口设计,USB接口电路,SD卡接口,4片DDR3芯片有序平行摆放,中间就是MCU8168了,这个布局看起来条理清晰,信号流向顺畅,点个赞哈。
主要讲了DDR芯片的内容: DDR1  DDR2一般使用远端T型拓扑,DDR3一般使用FLY-BY拓扑,该项目就是这样,MCU下来信号,然后对称分在左右的两片DDR,地址线在数据线右端,地址线在两组数据线之间(T型拓扑),差分等长走线原则,符合3W,走线顺序:一般先走地址线(地址线一般最长),然后走时钟线,根据线距(以时钟线为基准一般±200mil)要求绕线,最后走数据线(同样以时钟线为基准)绕线。
注意一点就是同组同层,尽量少换层,切记不可跨层分割,DDR走线区域禁止走其他无关信号线,画线时,请仔细阅读芯片的走线规则参考,按照原厂的走线参考,大体上应该不会有太大问题的。
中场休息的时候,杜老师要开始抽奖啦!虽然奖品是一个计算器,亮点是计算器可以进行mil和mm的单位切换,奖品虽小,但我觉得这也是杜老师,版主经理,EDA365的一份心意,与君共勉(升职加薪,当上CEO,赢娶白富美,走上人生巅峰,想想是不是有点小激动呢,O(∩_∩)O哈哈~)
后面还说到关于板卡地与机壳的地,因为要过静电测试,各个方面都要过认证,机壳地不能直接与板卡地相连,打孔要有4-5mm的距离,若一定要接入板卡,要使用磁珠或者高压电容,好像是要千伏以上的电容才行。
" 一分耕耘,一分收获,任何的成功,背后都需要付出多少汗水,很庆幸现在的我还可以这样静静坐下来学习,未来的一切都不知道,把握好现在的每一分钟,不让将来的自己产生种种遗憾,未来可期,愿大家都有一个美好充实的明天,加油吧,少年!
感谢杜老师、感谢版主经理、感谢为EDA365大型线下公益活动付出的每个工作人员,谢谢,
明天会更好

1 z8 B) n7 m2 D7 V
作者: dzkcool    时间: 2015-7-22 11:20
也要感谢大家的积极和热情参与。




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2