EDA365电子工程师网

标题: USB2.0 接地电容 [打印本页]

作者: yjj198709    时间: 2015-7-17 18:32
标题: USB2.0 接地电容
关于USB2.0协议上讲的接地电容这段话不是很理解,在设计时要求接地电容小于5PF?3 x0 b4 h1 y0 {4 c: l1 `
正常情况下我都是NC,请问什么时候使用呢?该如何选择容值?4 n! v" h9 K1 P% u

QQ图片20150717182939.png (38.89 KB, 下载次数: 1)

USB 2.0协议

USB 2.0协议

QQ图片20150712095946.png (56.44 KB, 下载次数: 1)

USB 设计

USB 设计

作者: 超級狗    时间: 2015-7-20 10:08
本帖最后由 超級狗 于 2015-8-24 14:59 编辑
* s; K8 K( t# H2 r/ I$ d# J* d( [  w" n' J3 N1 A2 ]1 E3 o
USB 終端電容(USB Termination Capacitor, z4 |9 @. n3 U6 x& _: R* q
一般是用來濾除電磁輻射干擾EMI)的,裝置Device)端通常沒有這樣的建議,但有些主控Host)端芯片或是 USB EMI Filter 芯片中會有這樣的建議,電容值約略是 33pF ~ 56pF,像陰特兒(Intel)就建議用 47pF0 F/ Y/ ]4 t- _" o& d9 N
/ g) V( R/ J1 W6 l" Z& F7 u
請參考下面陰特兒(Intel)技術文檔剪輯資料!
% }9 S+ B0 M) l3 T; a( N- z- L; a3 e4 b
% K5 A' J( J2 h1 F" ]. I% C
7 ]! g/ N" b) g, l+ k

+ x$ @8 `9 y7 ?+ z# ~0 h! E" R$ ?

Host EMI Layout Consideration.jpg (104.51 KB, 下载次数: 0)

Host EMI Layout Consideration.jpg

Termination Capacitor Recommendation.jpg (88.43 KB, 下载次数: 0)

Termination Capacitor Recommendation.jpg

作者: yjj198709    时间: 2015-7-20 12:40
超級狗 发表于 2015-7-20 10:08) l, ?) L$ `% V( L8 r: W, M2 ?
USB 終端電容(USB Termination Capacitor)
  a2 I' ]& g! ]" J2 Y 一般是用來濾除電磁輻射干擾(EMI)的,裝置(Device)端通 ...

/ N4 |) ]$ |2 N版主,不会吧,应该不是用3PF,或者更小的么?. `: A+ n4 b7 D. b% E8 I8 x1 R

作者: 超級狗    时间: 2015-7-20 13:55
47pF 信号都给你滤没了,你应该说的是 1.0 的么?方便上传此文档么。
$ Q6 a7 Y& D! O% n1 }3 V( W  }
" m1 h+ t- n6 r) r# d4 \% o
一句話……不要!
( @' f( G' e+ P) f* {; o3 x. p) d. R, i/ Y
是 Low Speed 或 Full Speed 的建議沒錯!
+ }7 I( `, t3 D! U( G# [; `" E/ n/ Y+ K" f
我有說是 USB 2.0 或 USB 3.0 嗎?5 q2 F! v$ p3 Y4 ]! J
) g, }. o7 D; p

作者: yjj198709    时间: 2015-7-20 14:18
超級狗 发表于 2015-7-20 13:55
, M; R' e- S$ p& y- u一句話……不要!2 C( y0 |% A  r5 _) @% m6 v
- N1 W; I' U) T4 `# r2 O& M
是 Low Speed 或 Full Speed 的建議沒錯!

$ ~4 Q' q4 g0 N0 x) e% Q4 T1 o( y现在设计上是否都去掉了?之前信号不好的时候,我也只是加个共模电感,并没有使用这个电容。% z8 [* M0 K* G4 o3 l  X

作者: 超級狗    时间: 2015-7-20 15:05
yjj198709 发表于 2015-7-20 14:189 X0 N) l3 T" w% X6 D5 }
现在设计上是否都去掉了?之前信号不好的时候,我也只是加个共模电感,并没有使用这个电容。
+ P, T: i8 i9 D5 ^3 b  I
天下文章一大抄啦!你這圖紙應該是從以前抄到現在,後人就不明究理的一直抄下去。
! h( h6 t0 u/ x- F5 p+ E5 A9 J  d4 P7 _  A# T
不過話說回來,留著器件位置也無妨,萬一 EDS 防制需要加 TVS 剛好就用得著。/ i/ w1 e3 v3 l
9 S( }0 p) V& ~& Y' C3 p

4 d* s. X' }, D( y" s% \: y$ x
作者: fallen    时间: 2015-7-20 15:18
有见过3.9pF的。( z% v% c# t5 C
现在一般都不加了。加的小了没啥效果,加的大了又对信号有影响。
作者: woaidashui    时间: 2015-7-20 15:19
我们设计的时候没加过这颗电容,一般会并连一颗ESD,就算要加这颗电容,肯定选取容值非常小的。以防DP&DM高频率信号被滤除。
作者: fallen    时间: 2015-7-20 15:31
刚找的三个文档,其中一个就是狗大版主贴图的。

EMI Design Guidelines for USB Components.pdf

142.62 KB, 下载次数: 88, 下载积分: 威望 -5

High Speed USB Platform Design.pdf

297.55 KB, 下载次数: 72, 下载积分: 威望 -5

USB Hardware Design Guide_EFM32.pdf

480.55 KB, 下载次数: 102, 下载积分: 威望 -5


作者: cytao    时间: 2015-7-20 16:05
好!
作者: yjj198709    时间: 2015-7-20 16:58
超級狗 发表于 2015-7-20 15:054 \! h# {5 K4 O$ J' D- e
天下文章一大抄啦!你這圖紙應該是從以前抄到現在,後人就不明究理的一直抄下去。0 y% I$ l5 m; G5 C

& E% |, R2 ], |  ?1 {( a4 b; ]不過話說回來,留著 ...

2 S/ C1 {- B/ Q$ g& ~7 p$ n) ?% j版主一语中地。。
2 a# |; K9 A; Y5 E* Y
作者: yjj198709    时间: 2015-7-20 16:58
fallen 发表于 2015-7-20 15:311 L, I( h! S! v7 [5 O
刚找的三个文档,其中一个就是狗大版主贴图的。

. v1 V* j# G1 c  U; X, d% F5 aTKS
+ a: W1 d$ D" I* g/ S* o
作者: yjj198709    时间: 2015-7-20 17:01
woaidashui 发表于 2015-7-20 15:19* P9 v" M2 g( b7 z
我们设计的时候没加过这颗电容,一般会并连一颗ESD,就算要加这颗电容,肯定选取容值非常小的。以防DP&DM高 ...
! U4 {6 J0 |/ a- z1 d- z
我也没加过,应该如狗版主所说是之前遗留下来的设计。
  n" E4 W0 ~! n
作者: james_zhangwk    时间: 2015-7-20 17:09
thanks
# K! A8 [6 f* H1 I! v
作者: ydl125521666    时间: 2015-7-23 10:49
多谢谢
作者: ydl125521666    时间: 2015-7-30 11:15
多多来学习一下。
作者: minibmw888    时间: 2015-8-20 15:19
干得漂亮!
作者: myl593799546    时间: 2015-8-21 19:10
学习下,从前都没加过
作者: shangwang_1    时间: 2015-8-25 16:22
收了谢谢




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2