EDA365电子工程师网

标题: USB 上拉电阻 [打印本页]

作者: yjj198709    时间: 2015-7-15 16:15
标题: USB 上拉电阻
由于有特殊需求要将IC的USB信号拉出去做debug,且在D+端预留了上拉电阻,请问这个上拉电阻在PCB布局时
2 s" D- E8 V# a是需要放在IC端,还是USB的插槽端,谢谢。
- w* x- H" ^3 b# c) p
作者: 学习1    时间: 2015-7-15 16:30
学习了
作者: toffee520    时间: 2015-7-15 16:34
既然是debug应该是不置件,只留测点使用吧?靠近接口端测试方便一点,注意stub线短一点,最好电阻直接放在USB 路径上
作者: yjj198709    时间: 2015-7-15 17:40
恩,放置在USB 插座端了,PCB不只上是直接挂在TRACE上,封装采用0603,便于更换。谢谢您的回答
作者: fallen    时间: 2015-7-15 17:40
好像是无所谓。那个是用来区别全速/高速的,识别后需要断开。
作者: yjj198709    时间: 2015-7-15 17:44
fallen 发表于 2015-7-15 17:40
0 I6 v2 e1 m, _好像是无所谓。那个是用来区别全速/高速的,识别后需要断开。
- F4 q, Q# b, F# h; x
这个不是的,高速开始的时候是用全速来通信的,现在芯片基本都内置的,采用软件开关切换。这次用上拉NC,是因为BT方面可能无法使用USB2.0的高速来DEBUG,可能会用到强制全速来预留的。9 X6 a, _6 e9 N* l2 y* `
8 i/ t5 _1 Y8 u& Q+ N' t6 ]; E
见到版主回复,激动啊,。。。
6 i$ D( `3 K0 p; ]
作者: fallen    时间: 2015-7-15 17:50
yjj198709 发表于 2015-7-15 17:44
( T& e. {: W0 V1 b这个不是的,高速开始的时候是用全速来通信的,现在芯片基本都内置的,采用软件开关切换。这次用上拉NC, ...
5 A: l1 U* g. n' \4 W& m( s
高速/全速  D+上拉1.5K/5%
. e* o: h9 o1 y9 B; A, c4 T低速 D-上拉 1.5K/5%
4 e4 P' k" P7 ]) M
5 b# Q8 q* |- f% y! S+ g高速确实先识别成全速,但是跟你外部上拉有何关系?8 ^% I( {! u4 x! w- G: ^. s+ o: W: y

作者: yjj198709    时间: 2015-7-15 17:51
fallen 发表于 2015-7-15 17:500 h# r9 G# K9 |" h( h2 v
高速/全速  D+上拉1.5K/5%
8 ?! h2 t# d# u; ]* t& a( `" q低速 D-上拉 1.5K/5%

: n8 }6 Z  A8 S- n6 f  k如果D+我强制上拉到3.3V应该就会使用全速而非高速传输了吧。如果不预留,好像没有办法让它自己7 m/ B% \, _4 ^  x* @9 B
主动全速传输吧?$ |6 C+ J7 N; y2 t2 F

作者: fallen    时间: 2015-7-15 18:04
yjj198709 发表于 2015-7-15 17:515 g4 O. l9 H/ t+ N  j" @
如果D+我强制上拉到3.3V应该就会使用全速而非高速传输了吧。如果不预留,好像没有办法让它自己
/ G" ^  ?# T) o2 ~主动全速 ...
% J4 v; c: L$ P6 Y% s
可能是我自己弄错了$ j" u) D/ C; H9 p" k, K7 s2 p7 b" ]
高速的需要断开,全速和低速的不需要断开。
3 V- {& |0 A+ k  v6 y5 d) z+ J
3 |  O- d! h; {+ a1 _' O  Q; K
作者: 菩提老树    时间: 2015-7-16 00:21
都是可以的
作者: eason03    时间: 2015-7-20 09:50
多谢分享
作者: ydl125521666    时间: 2015-7-23 10:49
学习了




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2