EDA365电子工程师网

标题: 动态shape不自动避让cline via等【求解】 [打印本页]

作者: shipaopao    时间: 2015-6-15 09:59
标题: 动态shape不自动避让cline via等【求解】
allegro里面etch层  动态 shape不自动避让cline pin via等   约束规则设置了间距   shape也update了   挖shape的话  局部会自动避让一下   不知道这个是哪里出了问题呢+ W, O4 F3 _5 D5 s& f

  ~/ M3 m& ^' h+ U2 y# V
1 p. G5 H2 s, G' {0 Y

1.png (21.17 KB, 下载次数: 0)

1.png

作者: alex-pcb    时间: 2015-6-15 11:02
shape/global dynamic shape parameters 勾选smooth 然后update to smooth
作者: shipaopao    时间: 2015-6-15 11:15
alex-pcb 发表于 2015-6-15 11:02
& n( t. b3 y: pshape/global dynamic shape parameters 勾选smooth 然后update to smooth
8 r3 Z. N% ]2 H6 k
都尝试过  没反应  \# z( P  b) `- F0 _% C% |. a( I% [

作者: dzkcool    时间: 2015-6-15 13:21
是不是有什么设置没打开,上传文件吧。
作者: tanxijun0870    时间: 2015-6-16 12:49
tool--database check 一下, 然后再shap---update to smooth一下看看。如果还不行就删掉shap,重来吧
作者: dzkcool    时间: 2015-6-16 13:10
参考这个帖子,你们这两块板如此之像啊!
7 _+ s% z/ s8 R, q! lhttps://www.eda365.com/thread-109815-1-1.html
作者: zxd_rock    时间: 2015-6-16 13:34
smooth
作者: alex-pcb    时间: 2015-6-17 13:54
dzkcool 发表于 2015-6-16 13:108 y7 t3 u6 U! Z* r# g+ t# w
参考这个帖子,你们这两块板如此之像啊!
6 o" o& ]( ^8 G5 j+ Xhttps://www.eda365.com/thread-109815-1-1.html

3 J) _+ V9 C* K3 z4 w1 ^, \2 y. [不是像,就是一样的。
作者: amy4616    时间: 2015-6-29 16:36
之前也有碰到類似情況(16.5),用16.6就可以用Force Update了!!
作者: zhongyiacui    时间: 2015-7-1 17:24
5步走,1、首先确定是否为动态,如果是,先把他转换为静态,然后在转换为动态试试。
# p. m/ c) o# m( z1 b$ W            2、updata drc 然后sommth一下+ i) X% ?+ W3 @6 i. r
            3、shape/global dynamic shape parameters/clearances都选为drc。然后进行第二部。
6 D( t6 L8 g4 Z' N            4、看看是否存在boundary
# h- k" h( `. r  r1 l( {3 z+ W            5、在不行就删除试试,重新画一个shape在进行以上几步。
6 m( r* R6 H% m" s# A& a0 t" G能想到的就这些了,只能帮到这了
作者: shipaopao    时间: 2015-7-3 13:45
zhongyiacui 发表于 2015-7-1 17:24, h( x# M( o2 e1 s% x* x  e' I
5步走,1、首先确定是否为动态,如果是,先把他转换为静态,然后在转换为动态试试。
% K/ h' z3 q6 A- ~+ E" p0 }* f3 I            2、updat ...

1 z$ }# \' n2 ?" s; Z1 A( |/ i后来找到原因了,是叠层里面设置成负片了+ z1 u# I( {$ W% x7 N# \' v

作者: zhongyiacui    时间: 2015-7-6 15:31
shipaopao 发表于 2015-7-3 13:45! H$ |# X' A6 `' z5 Y9 T
后来找到原因了,是叠层里面设置成负片了

- h" a; S+ R5 D2 `% L找到原因就好,呵呵,最重要的是解决了,以后再遇到就不会迷茫了哈哈。2 j( F0 ~8 }! j/ S& ^3 h' c





欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2