EDA365电子工程师网

标题: balun设计 [打印本页]

作者: 若华110    时间: 2015-4-7 17:58
标题: balun设计
@Xuxingfu   我目前在使用一颗700M左右的差分晶振,然后需要转换为单端信号接到安捷伦示波器上。 晶振的推荐电路连接方式上通过BALUN将单端信号转换为差分信号。请问此处BALUN如何设计?
5 y7 E# E5 z: @* q
作者: Xuxingfu    时间: 2015-4-8 08:26
要看晶振的要求,可以采用MA/COM的变压器巴伦,型号ETC-1-13( n+ A# F3 L% V) i# i, z% Q' r
$ Z' i5 r1 i/ C" N# ?. [
3 x5 U+ H) Y1 C( Y0 H

作者: 若华110    时间: 2015-4-8 08:58
Xuxingfu 发表于 2015-4-8 08:26$ E6 S5 N( j! i2 {% F' ?) n
要看晶振的要求,可以采用MA/COM的变压器巴伦,型号ETC-1-13
0 \: a8 s: G! v1 v' E
我的晶振输出频率700M,但是后面需要参考时钟的芯片对时钟要求很高。 频偏在+-100ppm,RMS Jitter 0.2Ps.  时钟信号的好坏严重影响CDR的性能。   晶振差分线控制阻抗100欧姆。6 F8 i' U4 m0 A( }: B8 K9 ^' y
  如果采用这种设计方法会不会不好?且很难走线吧。是否有其他更优的方法呢?
  l) t, G! R- I+ A5 T
作者: Xuxingfu    时间: 2015-4-8 10:44
我知道的 ,大部分的高速ADC/DCA的时钟都是这样的,上G的时钟也是用这个Balun。具体可以仿真的
作者: 若华110    时间: 2015-4-8 13:09
Xuxingfu 发表于 2015-4-8 10:44* t4 v; k0 A# \; X
我知道的 ,大部分的高速ADC/DCA的时钟都是这样的,上G的时钟也是用这个Balun。具体可以仿真的

8 {9 C" K' E/ b( |  \& p好的 非常感谢。我先看看数据手册。1 r. ?# S6 E/ r$ V
对于balun这个点附近的高速走线,有什么建议么?; }# b+ q: g: O* g7 T/ i

- J7 S" o9 ]/ x- o* F  g还想请问下,还有其他方法实现么?比如说分立LC、PCB走线实现等。
, }0 p$ \4 N+ ?  U/ a
作者: Xuxingfu    时间: 2015-4-8 13:14
本帖最后由 Xuxingfu 于 2015-4-8 13:48 编辑
( W9 x: W) \6 G8 z7 x8 x2 _# S$ |6 a2 H! @' [3 X( z" L
变压器是最好的,LC方式带宽不够。下面是基本架构,根据器件阻抗需要加匹配电路和隔直电容。0 k' d2 j' b# q$ M' `: A
3 O1 q% ], G, u( ^1 ^
% s9 q3 d6 m7 V

作者: Xuxingfu    时间: 2015-4-8 13:32
本帖最后由 Xuxingfu 于 2015-4-8 13:35 编辑 3 `) u3 L! U4 |  T
6 \, D& |0 C* j6 W$ W
变压器巴伦输入输出可逆的:% Q; @1 r, ]+ I4 m# K

) e8 F7 V* V2 U- y3 L' x
/ n/ X: Q/ {0 L3 F# w/ }信号不够大时候,采用差分放大器:
5 x* {$ g6 M& |4 R9 L* a+ j1 }2 n! `& k( h
      
1 @6 _# o% \# D2 Q2 A8 E1 i) f6 o4 L: C$ X0 M+ {

作者: 若华110    时间: 2015-4-8 18:19
本帖最后由 若华110 于 2015-4-8 18:53 编辑
# P2 z7 F  p/ K- I! b7 G* Y' h+ V
Xuxingfu 发表于 2015-4-8 13:32/ C" g. \/ t+ H4 n" F
变压器巴伦输入输出可逆的:
6 V3 p' n& @1 ]7 w* D
  非常详细的技术指导!  感谢!
4 E% J% d% s5 R+ [: c/ ^- B7 p* s9 U' e: M/ b2 w6 m! g
此BALUN最高频率达3000MHZ,会不会导致在100-700段带宽处Q不好呢?   对BALUN我一点不了解。求耐心指导。 二极管作用是什么3 u$ z! h3 u0 j( K( N

作者: 若华110    时间: 2015-4-8 18:33
如附件是我的电路设计。8 o0 V! b7 m; q" v3 M. R0 I! J
其中5801作为1分2的芯片  输出CML电平  请问后面是否还需要端接么? 如您的下拉端接方式是否合适。

11321.jpg (76.85 KB, 下载次数: 0)

11321.jpg

作者: Xuxingfu    时间: 2015-4-9 09:11
具体要看应用,可以预留2个下拉焊接位。
0 R7 E! p" t3 _7 Y- Z4 x
6 t' H% O" C; k" t& W9 o1 V+ A, M5801Q0输出阻抗要看规格书,如果是差分100--50,就需要2:1变压器,200--》50,4:1变压器。( @, H  ]% B3 k

- @; T4 r* r+ |- I+ Y2 ~1 i/ ~2 ]/ tHSMS2822本来是个检波二极管,这里限幅作用吧。。
作者: 若华110    时间: 2015-4-9 09:19
Xuxingfu 发表于 2015-4-9 09:11
3 ]* E3 ^& T* q; r# u7 L. d% B具体要看应用,可以预留2个下拉焊接位。
4 `7 a( b/ z# d; `- }( H% a/ k" }9 ]- K% Z8 i# R& |' y
5801Q0输出阻抗要看规格书,如果是差分100--50,就需要2:1变压 ...
+ X( x* `( e- t8 V
5801输出差分阻抗100欧姆  CML电平 差分摆幅800mV.
4 `3 p4 x& {+ X- u/ L其图中的trigger就是本来想接到仪器上的接口,但是现在是Q1N/Q1P这对差分经过balun之后转单端。  在5801输入端(即在晶振和5801之间)已经端接了,那么在5801的输出端(即5801到BALUN之间)还需要端接么? 如果端接该怎么处理? 设备输入端电平不知道(不过你的预留下拉电阻位的方法是可取的)。
$ E+ l1 }% M3 U
作者: Xuxingfu    时间: 2015-4-9 10:06
本帖最后由 Xuxingfu 于 2015-4-9 10:16 编辑 3 _9 {$ c6 v. s/ g
/ [3 k1 c. d" ?5 l6 N0 f1 B3 D
变压器输入输出都接0.1uF隔直电容,也可以100PF具体调试下。: [) y# k5 \0 [3 h
7 I# x2 P0 _8 {$ x5 h1 |
输入输出都预留个下拉电阻,共3个。
9 i4 L8 h$ e9 L& t  B2 K% V0 d6 W+ f; b$ B
这个变压器是1:1的,你得找个2:1的,Mini circuit有。
3 W# a# I- U% W7 @" O4 k, I* m* _5 P) u* ]( U
; n. s) z" N9 G% ]3 F- }# B

作者: 若华110    时间: 2015-4-9 10:52
本帖最后由 若华110 于 2015-4-9 10:59 编辑 ! |- o$ U6 u: F8 n/ [: V

5 R2 _0 K5 g) H0 O9 m" y6 ?4 {谢谢!balun焊盘和底部 还需要其他处理以保证阻抗连续么?
- A6 b& j; {3 I8 G




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2