EDA365电子工程师网

标题: 关于silkscreen的问题请教 [打印本页]

作者: alec405    时间: 2015-2-15 00:54
标题: 关于silkscreen的问题请教
allgero里面,silkscreen(属于subclass)在board geometry,package geometry, ref des这三个class里都有,且包含顶层和底层。现在我的情况是,我整个界面里面只显示了这三个class里的silkscreen bottom以及底层pin,然后我发现CPU(放在顶层的)的package geometry下的silkscreen bottom(也就是那些引脚顺序1,5,10,,,,以及A,B,C,D,,,,,)与放在bottom层的电容的pin重叠了,ref des下的silkscreen bottom与pin没有重叠。请问一下大家,这种重叠对pcb最后的生产装配有影响吗?ref des下的silkscreen肯定不能与pin重叠,这个知道,那package geometry下的silkscreen与pin重叠呢呢?9 v4 c: K+ a9 D8 a* R' y+ h
我想,我cpu是放在顶层的,顶层已经有package geometry/silkscreen这个信息了,底层就不需要显示cpu的package geometry下的silkscreen了吧,可以删了吗?  M) U" Y8 X" V+ Y3 \# N- p% W
可能有点绕。麻烦知道的解答一下。
作者: dzkcool    时间: 2015-2-15 08:33
这三个层的silkscreen是为了区分不同类型的丝印:8 H: M: r* }0 d  V
refdes下的silkscreen是放置零件编号、装配编号、零件值等文字;
2 ~8 w9 y: `) V: r! w) p6 U1 ?package geometry下的silkscreen是封装设计时放置外框、管脚标记等丝印;
* K, `& F  ^. T! j  |9 ^3 ~0 sboard geometry下的silkscreen是PCB设计时,设计师额外放置的丝印,例如丝印编号与对应零件的指示、静电标记、板名等;
' L. v0 s" `" ]但它们最终都是丝印图形,如果重叠,加工出来就看不见了。
+ |6 Q. D" y' k1 s8 U/ b) q管脚标记尽量保留,对于调试会很有帮助,但是要保证指示清晰、准确,实在有困难可以去掉一部分,例如保留1、10、15、20、30、、、& u$ f. B8 H& T; Y$ ^; ^, ?
底层丝印也是为了将零件标识清楚,当正面零件焊上以后,可能会把正面的丝印盖住,不方便查看,这时底层的丝印就可以帮助查看了。
作者: 霹雳风雷    时间: 2015-2-15 09:19
dzkcool 发表于 2015-2-15 08:33* H/ B. p9 p/ P3 q2 J' ^) ^
这三个层的silkscreen是为了区分不同类型的丝印:; _' F# Y; F2 ]" l  B- Y1 u
refdes下的silkscreen是放置零件编号、装配编号、零件值 ...

& z* D. V2 t' \& a* V清晰到位!
+ f; K2 N, g  t+ t+ l9 d" D- l9 g
作者: alec405    时间: 2015-2-15 19:54
dzkcool 发表于 2015-2-15 08:334 I/ q  n9 y4 o) D* s  o& o
这三个层的silkscreen是为了区分不同类型的丝印:
8 U$ }: x' ^2 p/ brefdes下的silkscreen是放置零件编号、装配编号、零件值 ...
' \5 ~4 _; s% \3 F1 C5 Y) N
谢谢版主。采取了直接删除的方式,不然,移动下面的电容涉及的工作量略大。
$ Y& ^7 @: n( _9 q: j' y
作者: alec405    时间: 2015-2-15 20:04
dzkcool 发表于 2015-2-15 08:33
( B; ~5 x$ N2 H5 _6 G这三个层的silkscreen是为了区分不同类型的丝印:/ v5 n/ _9 Q, D8 i: G
refdes下的silkscreen是放置零件编号、装配编号、零件值 ...

0 C7 n6 z# E) w" b/ B  p' P, I. `还想问版主一问题,就是我的brd有个 package与place keep out区域的drc。有什么方法可以把它给去掉吗,使得在display----status里的 drc error显示为0?
作者: dzkcool    时间: 2015-2-16 13:26
有两种方法:
7 Q- N( J% A: U, ]: Q1、用Display->Waive Drcs->Waive,点击对应的DRC,即可隐藏,但是在display----status里的Waived DRC errors中会有个数;
- c) d4 q1 C- G$ p2、打开PACKAGE GEOMETRY/PLACE_BOUND_TOP(底层零件打开PLACE_BOUND_BOTTOM),用Setup->Areas->Package Height,单击零件的PLACE_BOUND,在Options面板中,将Max Height数值填0,即可。
作者: zhouqingmin    时间: 2015-2-19 18:15
dzkcool 发表于 2015-2-16 13:264 }* b+ U* i& u: H# J/ A
有两种方法:2 ]- E5 N: H! `8 M
1、用Display->Waive Drcs->Waive,点击对应的DRC,即可隐藏,但是在display----status里的W ...
2 Y3 m8 N/ R- f0 O1 A2 r- B" s* Q
两个方法是可行的,如果是和机构干涉就只能移动零件了




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2