EDA365电子工程师网

标题: Via的设计 [打印本页]

作者: tlyyy1314    时间: 2015-2-6 14:47
标题: Via的设计
cadence 的过孔 是不是  用 pad designer 设计一个就可以直接使用了。这里有点理解不上去了。哪位大神能讲下啊。
* A) w. U7 r; `! d
作者: 遵诺    时间: 2015-2-6 14:53
用 PAD Designer 设计一个过孔,然后再CM -> Physical -> All Layers -> Vias 里添加后,就可以使用了。
作者: tlyyy1314    时间: 2015-2-6 14:56
遵诺 发表于 2015-2-6 14:531 H' u6 y& Q% ^7 y! S$ @4 u
用 PAD Designer 设计一个过孔,然后再CM -> Physical -> All Layers -> Vias 里添加后,就可以使用了。

6 F% a; L5 z; B% {via 在工程下面就相当于是一个PAD 是吧  不属于封装???0 z" |7 B# k* A# p9 F* q

作者: 遵诺    时间: 2015-2-6 15:18
tlyyy1314 发表于 2015-2-6 14:562 R4 T/ |: x1 l" q6 s; ?
via 在工程下面就相当于是一个PAD 是吧  不属于封装???

4 j, h( f5 f( K3 |5 F! f7 P我一般命名的时候,XXXX_P 表示 PAD, XXXX_V 表示VIA,这样不容易混淆。
8 v: c6 D5 J& u3 O+ n- I, e
: i; m! d) j" X, J2 ^5 w. I) l& c你可以直接在板子上添加VIA,或者制作封装的时添加VIA也是可以的(Allegro支持封装里添加VIA)。: y, f: P7 k& a4 E: R$ d6 u

作者: woaidashui    时间: 2015-2-6 15:39
2楼讲解很详细,楼主可采纳
作者: dzkcool    时间: 2015-2-6 17:26
Via实际上也算是一种pad,曾经有客户用via作为螺丝孔,改板时误删除了,然后悲剧了
作者: yuwenwen    时间: 2015-2-7 13:58
Via如果是封装的话,加一个Via,原理图要相应滴加个symbol。这怎么可能啊
作者: tlyyy1314    时间: 2015-2-9 10:40
遵诺 发表于 2015-2-6 15:18
$ g0 P5 ]* X$ [% {6 m) [我一般命名的时候,XXXX_P 表示 PAD, XXXX_V 表示VIA,这样不容易混淆。
% g* z3 r$ n% w7 [. l
6 ]6 I6 B) S5 j' ?你可以直接在板子上添加VIA ...

# n. L' @% C$ @9 K7 w知道了,谢谢!
& H' `) D: M- e, G( D' L  U
作者: tlyyy1314    时间: 2015-2-9 10:42
dzkcool 发表于 2015-2-6 17:26
0 I8 C4 I$ m4 }8 HVia实际上也算是一种pad,曾经有客户用via作为螺丝孔,改板时误删除了,然后悲剧了

  f4 p# i" t2 s3 v; \- ?. H感谢,茅塞顿开啊。8 t' l- B5 U4 r0 h

作者: tlyyy1314    时间: 2015-2-9 10:47
yuwenwen 发表于 2015-2-7 13:584 M" C8 Q$ t4 ^6 m( c' T0 }4 z
Via如果是封装的话,加一个Via,原理图要相应滴加个symbol。这怎么可能啊

! f( {% W1 p, d* y9 K. q 你说的对,如果是封装,就是一个元件了,所以说要是放置一个VIA 就会有一个对应的symbol,那样就会搞死人了。。。感谢你的回答!1 @9 y9 Q0 A3 P6 i





欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2