EDA365电子工程师网

标题: 关于电平转换芯片问题 [打印本页]

作者: bluskly    时间: 2014-10-13 15:40
标题: 关于电平转换芯片问题
本帖最后由 bluskly 于 2014-10-13 15:46 编辑
3 |. y2 P' ~1 V( P5 n2 k$ m
- ?- l; P- m% ^) w2 P  v1 @: ^如图所示:$ z9 s% s, h% [2 M% z6 H, L
8 J4 r( F- G" B1 Y  m0 u  X
7 e) M" f+ n; \6 D) f6 U; {" u8 B
8 z, k* v" s6 e# c& K

7 Q, d% K3 R% |' M. P3 Z  o$ p& }7 G9 ^/ a5 \
采用U48想完成2.5V电平转为3.3V电平,但是实际测量CARD_RST_IN的电压,感觉有些奇怪。CARD_RST_IN是直接有FPGA的IO口输出的电压。1 N; Y- M+ f+ V* t' q$ W& H
4 `2 Y4 C+ A) P  E$ K9 I" g# K' c
当ADG3308不接负载的时候,也就是TO_CARD_RST_IN不连接其他东西的时候:9 U) H" q$ m: i1 T5 c: m
高电平:U48.7=2.5V  U48.14=3.295V; K) C2 g7 ~5 b5 ^3 R
低电平:U48.7=0.0V  U48.14=1.423V* _+ n2 w( ^& C  D# ~) p
# ?1 l2 P5 `+ x# \6 r$ Q
当ADG3308接负载的时候,其实也就直接挂了一个复位信号,型号为MAX6306。测量U48前后电压如下:
2 {3 b2 q2 q3 }) Z0 D高电平:U48.7=1.68V  U48.14=1.17V
8 T! r  W& F. N# n9 s' l/ G/ f& q低电平:U48.7=0.71V  U48.14=1.20V% T) |" D. F& R

* H5 @3 z3 }  c+ N+ `+ r6 J, B7 x$ B
包括也测试了VCCA和VCCY  EN等电源,都正常。没有其他问题。
' n/ ?9 p7 `$ M4 L* c2 J* }- a
3 x( i, J) B# s' g% n! B已经检查过封装信息了,也换过两个批次的芯片了。应该不是芯片的问题了。; T9 g- R6 r" R# }5 _4 Y0 Z

7 Z) u* Z- |& ?; o5 a跪求各路大神的指教.....
( B2 z% O, U2 o% P4 [2 h9 K1 r附上ADG3308的数据手册:9 Z4 D1 [8 s* I% G+ g) B; i
ADG3308.pdf (493.94 KB, 下载次数: 34)
0 @, |. Z4 s, {% H& ?2 f# X再附上MAX6306的规格书:
/ X. H4 |- y. ^" W& N9 n MAX6306.pdf (99.09 KB, 下载次数: 15) 8 Z  |4 ?0 V  e( B
7 W( R, X- R; f: B* A8 B- y( ^4 x

0 c2 @" M2 t1 z: r1 {" J, ?& J) s' Q. }- S5 b5 ]( @. e

作者: myiccdream    时间: 2014-10-13 16:54
从数据手册16页中的描述来看, 你把CARD_RST_IN的上拉电阻去掉以后,空载是否正常?
作者: bluskly    时间: 2014-10-13 17:18
myiccdream 发表于 2014-10-13 16:54
5 A( N) x- H) C7 w6 h. d从数据手册16页中的描述来看, 你把CARD_RST_IN的上拉电阻去掉以后,空载是否正常?
4 L' |; C% M0 [2 V
嗯嗯 在一个小时以前 我有去掉  不带负载的情况下 输入正常了。但是输出低电平为1.3V左右。。 高电平为3.3V
作者: fallen    时间: 2014-10-13 17:51
是不是串电压了,EN脚串个电阻再接到3V3
作者: Head4psi    时间: 2014-10-13 17:52
As data sheet said:
2 B  }! t1 U" F" The EN pin is referred to the VCCY supply voltage for the ADG3308 and to the VCCA supply voltage for the ADG3308-1."5 P7 x! m+ t" ?) T$ {
  D, J& p5 U* _' o/ J
Are your sample ADG3308-1 ?
作者: bluskly    时间: 2014-10-13 18:41
Head4psi 发表于 2014-10-13 17:52
% C1 A& `5 H2 }& W8 d) d  RAs data sheet said:
8 o2 p  a# f9 j, O" \6 r" The EN pin is referred to the VCCY supply voltage for the ADG3308 and to the  ...
2 f" N0 f$ E4 I: n* {& u* T0 m
芯片没错 曾经也有你这样的想法!
作者: jacklee_47pn    时间: 2014-10-13 19:50
看不出來 ADG3308 裡面原理構造,很難判定是 IC 的問題。- K: h, L; Z: T1 h( N0 Y
3 W3 v. f& f( T% J- m
有些 IC 本身判定信號方向的時候後,會產生奇怪的問題。例如在 TI 這家公司就將电平转分成 TXB 和 TXS 二個系列。作用不相同,參考下面的 PDF 文件。
! ~  ^0 o( c7 q+ q7 z* K; _! L" Z" ]1 @" D) i2 F, ~
之前我也有發生 TXB 系列在信號方向改變的時候,會有誤動作。另外我同事有發現 TXB 在某些條件下,某一端的 VOH / VOL 達不到輸出電壓的規格。(類似驅動能力不足,高的不夠高、低的下不去)
9 `$ u2 C1 X8 r  O' o最後乾脆選擇 TXS 系列,感覺比較沒問題。$ c7 F9 z+ ~) s/ g( v: y5 _. f2 J

scea043.pdf

102.33 KB, 下载次数: 5, 下载积分: 威望 -5

scea044.pdf

287.63 KB, 下载次数: 6, 下载积分: 威望 -5


作者: bluskly    时间: 2014-10-14 08:02
jacklee_47pn 发表于 2014-10-13 19:50
& d" q5 {/ t8 C' J8 X. a: q  v看不出來 ADG3308 裡面原理構造,很難判定是 IC 的問題。
3 J2 H+ b& X% I5 w5 C. }3 `5 a( w/ q1 \. ^, _$ d3 U
有些 IC 本身判定信號方向的時候後,會產生奇 ...

! B. \- P/ p, E6 y9 q谢谢。 谢谢jack。我现在的情况就是低不下去,输出什么都不接,输入电流由4mA变化到24mA。输出高电平都是3.3V正常。输出低电平为1.4V左右。不正常。
- V6 d1 }6 C8 [
作者: 李明宗伟    时间: 2014-10-14 08:55
现在的做法应该是先处理空载时的情况,保证排除其他因素影响后,电平转换正常。
5 ]0 E9 {" a: Y; d8 P8 O2 \) l* Z2 c. f3 L8 Z" g& K
建议翘起EN、A6和Y6,EN尝试接3.3V或2.5V,A6尝试接地或2.5V,看下Y6输出是否正常。
+ ~5 @& j% \& `+ a- ^. ~
/ b( b  A1 E: B
作者: 画地为牢︶ㄣ    时间: 2014-10-14 10:28
建议把U48.7输出低时直接接到GND,再来查看U48.14的电平。按照ADG3308规格书上16页图19来说,拉不低,就是下面那T3、T4二个NMOS没彻底导通;二个NMOS没彻底导通说明ONE-SHOT GENERATOR工作状态不正常;ONE-SHOT GENERATOR工作状态不正常说明A极给出的电平不正常; 反正这些因素相互影响,先把某一个点确定下来再判断其他方面有没有问题。
作者: bluskly    时间: 2014-10-14 10:49
画地为牢︶ㄣ 发表于 2014-10-14 10:28
4 K" B0 `4 h4 Q建议把U48.7输出低时直接接到GND,再来查看U48.14的电平。按照ADG3308规格书上16页图19来说,拉不低,就是 ...

- ]( ~. J2 A4 F. ^' f. [4 J# c嗯 兄弟说的有点道理。 之前我的测试也有些问题,因为是输出是空载,按照文档说来,不用的pin需要接到GND/VCC。 理论上是不允许空载去测量的。不过你所说的输入端直接接GND的话,但是我在FPGA的IO口输出低电平的时候,用万用表去测量其输入端电压,确实是0V的。




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2