EDA365电子工程师网

标题: POWERSI 提取S参数时差损存在的问题 [打印本页]

作者: briteny    时间: 2014-8-13 09:45
标题: POWERSI 提取S参数时差损存在的问题
在POWERSI里面提取S参数,7365MIL+2个VIA,SDD21 达到了10dB,而在SIWAVE里面提取出来是7dB,寻求帮助,不知道是哪边设置的问题?

tt.rar

630.33 KB, 下载次数: 100, 下载积分: 威望 -5


作者: xiao_layout    时间: 2014-8-13 16:25
Sigrity在提取S参数时,如果你信号PORT附近没有就近的地管脚和地过孔提取出来的S参数会比SIWAVE提取出来的参数差很多。
" G6 G& ]( u3 Y, k) H) q  所以在提取时,最好Port的附近都就近有地管脚和过孔且最好两个Port不用同一个地孔或PIN
作者: lbwbwo    时间: 2016-11-24 14:26
感谢楼主分享!!
作者: xiaoshisanlang    时间: 2017-6-28 19:15
! Y8 E/ h/ a7 Z- z
感谢楼主分享!!
作者: xiaoshisanlang    时间: 2017-6-28 19:16
4 u* {2 J# t, O2 U* ^& B6 [- ?
感谢楼主分享!!
作者: jmx89    时间: 2017-7-5 00:39
信号尽量用HFSS提取啦,powerSI适合提取低频,如电源
作者: arsh1314    时间: 2017-9-15 08:39
POWERSI 提取S参数时,回损结果比其他软件的好,很疑惑~
作者: wanglei0726    时间: 2018-2-1 13:32
感谢楼主




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2