EDA365电子工程师网
标题:
我想学allegro,不知道怎么样学好,请各位讲讲经验。
[打印本页]
作者:
fyq176017
时间:
2009-3-27 08:36
标题:
我想学allegro,不知道怎么样学好,请各位讲讲经验。
我想学allegro,不知道怎么样学好,请各位讲讲经验。
作者:
ky0127
时间:
2009-3-27 12:42
本人认为最好的办法就是先问前辈们要一个不是特别难也不要太简单的设计 从库到封装到原理图到画板子到到后处理走个流程 手里最好有本实体书 不会了就多看书 解决不了的问题就问前辈们 或去论坛..就这样.
作者:
panhaojie
时间:
2009-3-27 16:10
楼上的正解,虽然我也在学习中
作者:
jimmy
时间:
2009-3-28 00:40
我就是这样学会的。
作者:
jimmy
时间:
2009-3-28 00:41
世上无难事,就怕有心人
作者:
122402902
时间:
2009-3-28 08:25
自己做一个project
作者:
mahui625
时间:
2009-3-28 09:11
做个板子出来,打样看看就有了。先从双面板搞起来。双面板现在打样费也便宜,10*10cm才150.
作者:
yoghourt
时间:
2009-3-28 13:24
我也想学呢
作者:
changzhe
时间:
2009-8-7 09:01
中国电子电器可靠性工程协会
* F# X+ _0 T# F5 Z3 v5 Y
“CADENCE仿真”高级研修班
+ _ x. `7 r1 d: s
一、培训时间、地点:2天,上海 2009年8月29-30日,8月28日报到;
" h% y# Y; h% q" Y
二、课程提纲:
/ F: t6 q; C R" p. ]: z; d' e
第一天上午:
3 C. u( |" P1 E, |4 b0 J& s4 B4 O
1、高速设计与PCB仿真流程;
/ |! U$ L" O& g& w) e& r0 T8 z
2、Cadence 工具简介;
# N$ L Z" u- H, I" p$ y8 ^3 w, f
3、Ibis模型解读以及如何自制模型;
0 j1 ]3 R6 v% j, z( A
4、用作仿真实例的某网络处理器高速单板情况介绍; 案例分析
8 a4 I) q' ~2 T5 J9 v- i7 P) W
第一天下午:
) S- h" m9 G. {& S1 q6 E
1、前仿真设置(基于cadence,以下同)
3 A2 W% t- z# \$ B& ]
2、提取和建立拓扑(自动与手动)
' e! P! u: U2 b4 ^! S
3、信号完整性仿真与解读仿真结果
9 G g# e# Y' |3 Q# t3 f! P
4、信号完整性问题解决
$ h0 J% X) j0 {
案例分析
' {# c/ h% D- g, [' g
[/td][td=1,1,346]
~7 I4 i: n4 n$ U& g
第二天上午:
# g; v2 `" c- q/ v/ k2 W0 c
1、时序计算与仿真;
: U8 m4 L- A. {
2、时序问题解决;
! a; l a+ U' y6 A3 d! n. H8 _
3、设置约束以及赋予PCB;
Q6 K0 |& y r a* ~$ V) f
4、后仿真环境介绍以及实例演示,测试方法和注意事项;案例分析
- e2 I2 ]8 O4 |) }
第二天下午:
# J, h4 x, m, w" D u' ]
点对多点仿真和多板间仿真;
& p; O) d* k2 Q* c% E
案例分析:
) x1 E$ E- s; A0 y* q
1、(对某高速以太网单板丢包问题的分析以及解决办法);
+ r- W4 z0 a% `
2、(通过仿真工具优化某单板时钟EMI性能);
( r8 ?0 N5 s; ~* F% s) X
......
: v1 W+ j- Y7 K( S
[/td][/tr]
# I. ^$ y3 s3 E* w: e* S3 C
三、培训收益:
) ]& a6 E; ~5 C" N4 f- d
硬件设计工程师
# C# C1 Y! S+ w
1、对当今最新的高速设计和SI分析领域的最新仿真工具的有概要的了解,具备根据今后实际工作中的情况,查找和选用新的工具以及继续学习的能力。
% h" Y/ L+ w- Y3 b5 R; W
2、能比较好的理解信号完整性仿真领域所涉及的主要的术语及其意义,能了解其相对应的理论基础。初步具备以下知识和技能:EMI辐射、IBIS模型、SPICE模型、传输线理论、反射与端接、串扰、网络拓扑、器件的选择与噪声裕度、屏蔽、电源和地设计、去耦电容的设计、定时设计。
; W- f9 { e) y
3、能很好的理解高速设计所涉及的模型各主要参数意义,具备对模型的转换能力和一般的模型校错能力。
/ ?7 V8 J, x) t! m3 A: q
4、对CADENCE环境下的前仿真的操作步骤有全面了解,并了解其它软件环境下的前仿真使用,通过在实际工作中的练习达到熟练的水平。
3 `) a7 d7 Y& z
5、对HSPICE环境下的仿真有了解,为今后在实际工作中自我学习的提供基础,并能明确HSPICE和CADENCE不同的侧重点。(专业背板设计人员需要额外的培训或指导,以便达到对该仿真工具更好的运用)
7 w8 {8 k: E5 [; f: p2 h/ B- y& h
6、能进行PCB拓扑的抽取,进行后仿真工作,并对布线质量进行评估和改进。
* o* L( R, C" ]. z# i8 Q" B
7、对于高速电路板的板材特性和叠层能有一定了解。
0 Z* F1 [) N4 Y
8、能熟练应用传输线阻抗计算工具进行各种传输线阻抗的计算。
. F- P! l1 S. J; Q
9、能运用电源完整性分析软件,对叠层和电源层分割进行评估,并能对滤波电容配置和布局,器件布局等各因素做出调整。
v: R, k7 }! _- H; _8 w- a
PCB设计工程师
" N3 |7 N4 ]8 {. E" [/ t
1、了解自动布线器的设置和布线结果之间的关系,并通过在实际工作中的练习,达到熟练的程度,能进行自动布线结合手工布线,很好的实现硬件设计工程师给出的拓扑约束。
* H# P- D) Z, d4 N S2 A
2、能进行PCB拓扑的抽取,进行后仿真工作,并对布线质量进行评估和改进。
+ y9 V$ r) C, c, H
3、对于高速电路板的板材特性和叠层能有深入全面了解。
$ L. f+ J0 K1 [2 n9 ]4 o" Y
4、能熟练应用传输线阻抗计算工具进行各种传输线阻抗的计算。
! m& R$ e3 f- [2 w
5、能运用电源完整性分析软件,对叠层和电源层分割进行评估。
, G+ `& A$ |' W; ^, r ^1 K- Q4 }% V( n
四、培训形式:培训主要采取授课的形式进行,涉及实际环境演示的内容学员需要进行实际的操作。
- _' h6 y) H& W# T
五、主办单位:中国电子电器可靠性工程协会;
" r0 J' l7 ?/ Q: `, }
六、承办单位:北京怀远文化传媒有限公司
; h# Y0 |' L, F0 B# g
北京怀远文化传播中心;
* }8 e0 ?8 d, B- Q- ^) \- E' A
七、课程对象:硬件设计工程师、PCB设计工程师
6 v- G+ v) X* s. g& M5 q
八、培训证书:中国电子电器可靠性工程协会培训证书;
+ F; S. U* _: }
十、师资介绍:陶工程师
Y7 { [3 o) F4 C
曾在通用工作,担任硬件工程师和项目管理工作,先后开发过列车辅助速度显示装置 (Aux Speed Indicator, ASI)、 声音报警器(Alarm Audio Panel, AAP) 、诊断信息显示装置 (Diagnostic Information Display, DID),是运输系统电子实验室工作时间最长的硬件工程师,也是成功量产作品最多的硬件工程师, 为GE的EMS工厂工程师和 PM所熟知。在中兴通讯工作, 开发过宽带无线接入产品 (Wimax, 802.16), VDSL 宽带接入设备,宽带路由器,搞过网络处理器IXP2400, PowerPC MCP8240, KS8695, 嵌入操作系统pSOS, Vxworks ,精通Cadence仿真。 在华为工作,从事GSM移动通信系统开发,主要负责嵌入系统方面,开发pSOS板级支持包和底层驱动软件。搞过MC68360, MPC860还从事过华为接入网产品链路层协议开发以及二层以太网交换单板开发(一个人负责硬件软件全部),熟悉Broadcom的有关产品。
/ W; y' W- a* k: X+ h
十一、联系方式:
/ Z5 {+ k8 m. x+ M% g3 ]
电 话:010-67647075
+ u+ j* g0 S( S$ E
传 真:010-67699312
% _# t8 n ]2 h7 c6 N" C% }) Z& {
E-MAIL:
2008CHANGZHE@163.com
5 A+ e: a. U' y" \
手 机:13260377343
" s* T6 s& x' t6 z7 j
联系人:常 哲
作者:
rx_78gp02a
时间:
2009-8-7 13:38
我直接看的16.0的原版教程,附带有pcb文件
欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/)
Powered by Discuz! X3.2