EDA365电子工程师网

标题: 动态shape不自动避让cline via等【求解】 [打印本页]

作者: shipaopao    时间: 2015-6-15 09:59
标题: 动态shape不自动避让cline via等【求解】
allegro里面etch层  动态 shape不自动避让cline pin via等   约束规则设置了间距   shape也update了   挖shape的话  局部会自动避让一下   不知道这个是哪里出了问题呢1 ?- l, o6 W' Z

, G, R% k* c% J4 I! w( `3 K& V4 R9 f! F" f+ ^
# ]. `. X+ ?1 v, o3 I

1.png (21.17 KB, 下载次数: 0)

1.png

作者: alex-pcb    时间: 2015-6-15 11:02
shape/global dynamic shape parameters 勾选smooth 然后update to smooth
作者: shipaopao    时间: 2015-6-15 11:15
alex-pcb 发表于 2015-6-15 11:02
- n8 v, I( o% c" {- B( D$ Zshape/global dynamic shape parameters 勾选smooth 然后update to smooth

% e% @, W" y, p( v; ]. m都尝试过  没反应
; W' l3 n  f  R$ O
作者: dzkcool    时间: 2015-6-15 13:21
是不是有什么设置没打开,上传文件吧。
作者: tanxijun0870    时间: 2015-6-16 12:49
tool--database check 一下, 然后再shap---update to smooth一下看看。如果还不行就删掉shap,重来吧
作者: dzkcool    时间: 2015-6-16 13:10
参考这个帖子,你们这两块板如此之像啊!
9 i2 e. R/ C3 K; @  w5 Mhttps://www.eda365.com/thread-109815-1-1.html
作者: zxd_rock    时间: 2015-6-16 13:34
smooth
作者: alex-pcb    时间: 2015-6-17 13:54
dzkcool 发表于 2015-6-16 13:10  g* g# W- \3 ?- D' W' T, n9 }
参考这个帖子,你们这两块板如此之像啊!
  a9 h$ R: U' C; O* }0 Jhttps://www.eda365.com/thread-109815-1-1.html
; }5 \9 U% H& j( K: w0 {2 z0 l* `+ V
不是像,就是一样的。
作者: amy4616    时间: 2015-6-29 16:36
之前也有碰到類似情況(16.5),用16.6就可以用Force Update了!!
作者: zhongyiacui    时间: 2015-7-1 17:24
5步走,1、首先确定是否为动态,如果是,先把他转换为静态,然后在转换为动态试试。" N+ J* Q% W5 E% A3 p+ A
            2、updata drc 然后sommth一下1 J& K5 z7 L& _; }1 A" V5 Y8 ^; l
            3、shape/global dynamic shape parameters/clearances都选为drc。然后进行第二部。
  M1 Z- [1 Y- }: N9 `            4、看看是否存在boundary
* O% P& l/ x9 c! w$ o* J            5、在不行就删除试试,重新画一个shape在进行以上几步。; Z2 t) k% w0 v1 |
能想到的就这些了,只能帮到这了
作者: shipaopao    时间: 2015-7-3 13:45
zhongyiacui 发表于 2015-7-1 17:24' G8 F$ S! F- S( p! F
5步走,1、首先确定是否为动态,如果是,先把他转换为静态,然后在转换为动态试试。# |5 @& z8 ^8 P. Z
            2、updat ...
. D: P% x0 Y9 o% D5 W- |* r" a, b* j
后来找到原因了,是叠层里面设置成负片了( ^0 R% @$ ^, p. W) N% |; u5 ~

作者: zhongyiacui    时间: 2015-7-6 15:31
shipaopao 发表于 2015-7-3 13:45
, e- r# |9 ]5 a) W! S$ L8 m后来找到原因了,是叠层里面设置成负片了
0 J9 J: |3 H' O. t  E4 i5 m
找到原因就好,呵呵,最重要的是解决了,以后再遇到就不会迷茫了哈哈。$ ]& h, [  x) ~3 i





欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2