EDA365电子工程师网

标题: vcc覆铜负片的时候为什么为出现这种错误,antiPad变小一点就可以了,大神们能解释下? [打印本页]

作者: xiaobai3413    时间: 2015-5-31 11:14
标题: vcc覆铜负片的时候为什么为出现这种错误,antiPad变小一点就可以了,大神们能解释下?
这是《cadence高速电路板设计与仿真 》上的一个例子,P271-273页,VCC被设置为negative,当对它进行动态覆铜的时候出现了D/I错误如下图一
, j4 ~+ b3 ?" G0 q5 D
1 o- v5 e# v9 \+ u) E9 E* A大神们能说说这是什么原因??谢谢!!我是菜鸟& u1 Z9 G) n0 j6 y

1.png (10.13 KB, 下载次数: 0)

图一

图一

2.png (19.04 KB, 下载次数: 0)

这是show element ,大概知道是与负片相关的问题,但是不知道具体的问题

这是show element ,大概知道是与负片相关的问题,但是不知道具体的问题

3.png (29.69 KB, 下载次数: 0)

3.png

4.png (33.73 KB, 下载次数: 0)

这是这个通孔焊盘的pad设置,书上说把vcc中的antiPad改为76就行了,或者在错误的地方挖个孔就行了

这是这个通孔焊盘的pad设置,书上说把vcc中的antiPad改为76就行了,或者在错误的地方挖个孔就行了

作者: zhuyt05    时间: 2015-5-31 11:32
建议不要使用负片了,所见非所得,太容易出错了,如今电脑的配置完全能胜任正片数据
作者: xiaobai3413    时间: 2015-5-31 17:33
zhuyt05 发表于 2015-5-31 11:32
) t* o* g6 l3 D  U建议不要使用负片了,所见非所得,太容易出错了,如今电脑的配置完全能胜任正片数据
7 L% p" E# F+ ~; ?# u1 ^; m! b/ T# \
大神能看出来这是什么问题?
6 x& C/ K. u( L$ |9 `9 W- D, a
作者: guanhaiji301    时间: 2015-6-1 12:38
islands意味着按照孔的antiPad和周围的一圈避让会形成孤铜。
作者: zhuyt05    时间: 2015-6-1 12:42
你把文件放上来看看
作者: kinglangji    时间: 2015-6-1 14:33
就是被anti隔离成孤铜了,你看你的anti,肯定是连在一起形成一个环了




欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2