找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
楼主: jimmy
打印 上一主题 下一主题

★★★ 大家一起学PADS (一)★★★......【有问必答贴】

    [复制链接]

0

主题

4

帖子

14

积分

二级会员(20)

Rank: 2Rank: 2

积分
14
661#
发表于 2011-11-14 19:50 | 只看该作者
你好,群主,我是刚用ORCAD画原理图,有个问题请教一下,我用ORCAD画完原理图后,导出表络表,在PADS LAYOUT中导入,导过来是没有任何出错报告,但是我发现有一些元件的一端没有连网络,我检查过原理图,连接是没有问题的,请问这是什么原因造成呢???

点评

原理图连接存在问题.PCB只是网表导进来后的体现.原理图和网表是怎么样的,导进来的PCB就是怎么样的.  发表于 2011-11-15 11:00

1

主题

6

帖子

-8989

积分

未知游客(0)

积分
-8989
662#
发表于 2011-11-14 21:47 | 只看该作者
请问楼主,PADS做的PCB资料,现在要求导入到CR5000软件中(给日本客户),要怎么样转?

点评

CR5000可导入pads的asc文件.  发表于 2011-11-15 11:00

4

主题

27

帖子

192

积分

二级会员(20)

Rank: 2Rank: 2

积分
192
663#
发表于 2011-11-15 19:19 | 只看该作者
jing 发表于 2011-11-9 15:12
- O2 h, N& v! O0 K4 W7 Y楼主好厉害啊7 ~9 @. ?5 W! D/ F! P' l. e) ^
& `; _% N, p2 s/ R0 U/ ]7 |4 h
我想请问下   pads5.0 中PCB的pdf产看文件 怎么导出来啊

/ e0 _2 n0 x* F( r{:soso_e100:} 谢谢楼主。。。。

4

主题

27

帖子

192

积分

二级会员(20)

Rank: 2Rank: 2

积分
192
664#
发表于 2011-11-15 19:28 | 只看该作者
群主   帮我加下群啊    214676624   谢谢啦{:soso_e181:}

4

主题

27

帖子

192

积分

二级会员(20)

Rank: 2Rank: 2

积分
192
665#
发表于 2011-11-15 19:40 | 只看该作者
大家好    我想请教下  pads layout 中如何用铜箔  写字呢   {:soso_e132:}    我修改别人的一块板子  pcb版本  日期 等等都是铜箔 ,我自己用copper写的时候   写的可难看了

点评

你想写什么字?可以放置text在top层.出光绘时记得选上.  发表于 2011-11-16 17:51

1

主题

6

帖子

-8983

积分

未知游客(0)

积分
-8983
666#
发表于 2011-11-16 00:48 | 只看该作者
请问楼主:
# C% }) G  z5 F7 G* L( yECO TO PCB时提示错误:Dangling Connections without a Net Name
# n& ?" W) x& @6 f' M( V1 ~& o8 [$ p
_WR
6 h6 I" B+ U  R& L% T3 SCPU          X2500  Y4600 . j# g2 K) `: y) V: ~0 I" c* q* L
6 ]* L3 B6 s" L% _: v  n, L6 B6 j
Dangling Connections with a Net Name
# M6 y, B* d# j9 ^% ~+ H8 j  \6 F+ h1 O5 G4 C
_CS_RAM' Q# W, B8 z# e0 G
CPU          X6000  Y2200
: U5 ^$ y! Z; v& Y; ZCPU          X9000  Y3100 ' m+ U  g6 V' V& U
CPU          X9400  Y5300
$ A, w$ w  }/ S- h6 c  k5 l6 F  R& W3 s% i4 V' K1 e
是不是这两种错误不会影响网络连接?即对PCB不会有影响?

点评

不会影响.可以改一下网络名,以防万一  发表于 2011-11-16 17:51

3

主题

177

帖子

273

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
273
667#
发表于 2011-11-16 17:59 | 只看该作者
loveineda 发表于 2008-10-10 13:18 7 f* x7 `) y  C2 p( o' k
初次使用PADS,出现如图中央的问题,左边的电容和右边FPGA不能正常连接!. |6 T, q, l" p& O1 v
可能是我的走线比FPGA的管脚要粗 ...

2 Z3 E1 t% A8 z! D( m走线是粗了!导致安全间距不符合!所以开DRP是连不上的!关掉可以!但是最好改细点!如果是滤波的,你可以从IC引进出来细点,然后加粗!
/ \1 f  c0 P1 e4 U9 Y% a4 s
0 q$ U5 v% k+ `1 Q* T' W4 j/ h

7

主题

130

帖子

1154

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1154
668#
发表于 2011-11-16 20:37 | 只看该作者
本帖最后由 jimmy 于 2011-11-17 10:19 编辑
  y9 `+ f  o( u' m3 K4 m  f+ j0 E. r9 [, R: r( C4 z
一般那些网络需要包地,那些线要等长,数据线是否都有要求四线带1 地,
! e+ Y7 r/ W2 I8 H1 z3 \' _这方面是否有详细的理论解释?- }/ K6 k& r9 O( K; \2 W6 z
如果需要包地,应注意那些事情,比如地线线宽是否有要求等
1 A7 w3 C1 g& L: ~1 F% }2 P
, v! H/ a! v# X% N$ Y9 C  R+ Bjimmy回复:* z+ K) W/ m3 j9 E

" n! l9 e0 \: g1 I% t& y' P) o: W1,时钟线,高速信号线,差分线,模拟线有空间的情况下需要包地.; ?5 w/ g! U! i* A% G
* l4 W6 y2 L* x+ F( {/ y
2,有时序要求的线都要等长,如存储器的数据线,地址线,还有其他的并行总线.
+ h) T$ P6 S% [, V2 t7 j$ _( I; p- K4 }2 `4 c. f, _
2 ]8 `7 r! I+ }' f( z4 J' z* J

6 o' ~/ {( i  ?2 O另外,你指的数据线要求四线带1地是什么意思?! i# A+ e1 f2 j7 G* _
. l/ v! m# Z8 m; P
3,如果需要包地,包地线的线宽最好在注意包地线离被包线的间距最好做到20mil或3w以上,然后包地线上要按一定的间距(100~200mil)打地过孔,以达到立体包地的效果.如果没有办法做到立体包地,还不如不包.只需要将线与线之间的间距拉开至少3w就可以.& \6 o( H0 w) a0 ]- A; a3 _. Z

" ?) d$ V/ r- n7 U
9 f  e0 {8 K6 a) w. P2 N3 R+ T2 O" i

6

主题

22

帖子

-8967

积分

未知游客(0)

积分
-8967
669#
发表于 2011-11-16 20:57 | 只看该作者
我做了一个封装,网络表显示有连接,但是一导入pads后,发现电源脚没有任何线连接上去,这个是怎么回事情?难道封装的原因?

点评

无图无真相.  发表于 2011-11-17 10:22

4

主题

27

帖子

192

积分

二级会员(20)

Rank: 2Rank: 2

积分
192
670#
发表于 2011-11-17 09:22 | 只看该作者
jing 发表于 2011-11-15 19:40 7 O. r$ f$ r. O1 m
大家好    我想请教下  pads layout 中如何用铜箔  写字呢       我修改别人的一块板子  pcb版 ...
' |9 V: }1 D; b8 n' C6 ]
[attach]46133    不知道这个附件你能看到不    就是铺垌上的字的笔画部分是镂空的   
$ S# k; K* k6 w# q+ b  H+ p2 n5 }; |1 i

& `, ?8 L. I2 ?; N" A  R9 l3 F
& W4 _# ^; u' l) z- m" p顺便再问下   在布局中   创建族  有多大的意义呢        辛苦你了    谢谢啊               {:soso_e160:}

铜箔字.doc

46.5 KB, 下载次数: 37, 下载积分: 威望 -5

点评

打开后显示乱码/  发表于 2011-11-17 10:22

4

主题

27

帖子

192

积分

二级会员(20)

Rank: 2Rank: 2

积分
192
671#
发表于 2011-11-17 13:35 | 只看该作者
jing 发表于 2011-11-17 09:22   T1 m2 ^/ }& i7 q, P
[attach]46133    不知道这个附件你能看到不    就是铺垌上的字的笔画部分是镂空的   

7 n( [3 H6 b. b! `* ~5 {我是新手学画PCB呢    今天在书上看到簇   练了一上午   没觉得多大的用处   你能指导我一下学习的方向吗? {:soso_e100:}   

点评

簇没什么实际的用处.书上的只是详细给你介绍一下菜单的使用,无任何实际的指导价值.多向身边的PCB设计师交流和沟通.  发表于 2011-11-21 11:10

4

主题

34

帖子

-8942

积分

未知游客(0)

积分
-8942
672#
发表于 2011-11-17 19:03 | 只看该作者
求助楼主:router中set width如何自动出现上次设定值?3 `5 I  d2 r  x
打开pads router,拉线,键入W,出现线宽设置小窗口,在"set width"后面输入线宽值,比如“5”,回车,则当前的线宽被设置成“5”。
# z+ N  M/ B% Y 再次键入W,则"set width"后面自动出现上次输入的值“5”,不必手动再输入一次,直接回车即可,省了不少麻烦。
4 d: X7 P7 V6 Z3 t3 g 悲剧的是,有时候键入W,它不出现最近输入的线宽值,而是一片空白,像软件刚打开时一样。
* t# G6 `( \# _) G' o 更悲剧的是,我在另一电脑上,新装pads9.3,从来就不出现最近输入的线宽值。老版本在这个电脑上现象相同。
8 ]2 a2 @0 j  {; _/ W, M请问这个现象如何解决?
) ?' }2 G6 Y) a' {2 O多谢!

点评

没用过此功能.  发表于 2011-11-21 11:13

7

主题

130

帖子

1154

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1154
673#
发表于 2011-11-17 21:09 | 只看该作者
gui_qu 发表于 2011-11-16 20:37   b' k) }& n9 u, s1 z
一般那些网络需要包地,那些线要等长,数据线是否都有要求四线带1 地,
; o) M: Q; z* w/ ^这方面是否有详细的理论解释?2 q2 |3 P4 _9 E$ l/ b2 I
如果需 ...
8 X% N$ q) G; |5 d( I3 O2 P& B$ g
非常谢谢jimmy回复,
' S/ [/ A6 _4 _+ f/ `
+ b* t6 C, l5 l& l! j/ V$ c6 F% P) j# J, a

. o7 Y; z4 M, P) y另还有些疑问.请教.
. [4 Q8 g2 ]- y8 A" K9 r/ z7 s1.包地原因,主要针对易受干拢的信号 ,还是针对易产生干拢的信号?或都是两种信号都要进入包地?
/ P7 {$ f4 c* p* m2.等长知道是时序要求才做的,但对那些线有时序要求,有时分不清,
. j8 Y4 G/ v2 [( F) M 如DDR的数据线与控制线是否要求等长?
) s. d; y& ?2 W. J地址线与数据线是否要求等长?
4 d( E' v% r$ j; T或者是只要求成组的数据线等长?
% o9 I0 ^. M" s7 J又或者只要求数据结的高8位等长,再低8位等长,高位与低位不等长?,: Y2 R! D& P8 o: k& x4 p( N
8 V1 z5 A, n( v0 D; l
另还有一重要问题,
! j3 h9 r; t- c" E0 D6 g0 Q: P通俗的说多少M频率的数据信号有时序要求,如是400M,800,还是1G.?
! f6 Q4 h5 H2 q" s
1 u9 ]! q& _  Q( W, U2 d  R/ D+ B& c一个实际的问题,如DDR数据线,最长的那根线有800MILS,但大多数线在400以内可以走通,
3 M8 F; e9 `0 Y% {& z( k% X如果频率是800M,这个时候,走等长好还是不走等长好?
9 S( C- z. K$ F" Y, A( o6 A2 ]) [% q3 L0 ]6 F" l
另对于双DDR,或多DDR,如何等长?
" T8 {% I0 @5 S% F! p2 ^7 X4 ]5 j2 F4 O" r- w
3.以前经常有听到较多数据线时,如16根时,9 Y2 e4 z! q# Y1 v% k# A5 a
走4根线时要走一根地线,不要16根同时走,不知道是否正确,不知道具体是如何要求的?# }- _$ m6 h5 F5 D2 Q( n% q

8 N3 O: M/ u9 t2 ], u
6 V/ M# r) @* j, m& m* o0 u% y' E2 x
% I1 A" ^3 S' X5 P# a0 ^: A

点评

1,有空间就包吧. 2,分不清有空间的话就全部作等长. 3,双DDR或多DDR,走星形或菊花链拓扑进行等长. 4,可以16根一起走.不能一起走的话,可能这16根里面有发送和接收,所以要将发送和接收分开. 如果有具体的原理图才行  发表于 2011-11-21 11:15
貌似这些都是原理的问题,不是pads技术的问题了  发表于 2011-11-18 11:22

7

主题

130

帖子

1154

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1154
674#
发表于 2011-11-17 21:11 | 只看该作者
gui_qu 发表于 2011-11-17 21:09
! l4 r( H; G% E$ |非常谢谢jimmy回复,

4 S6 ]& S( n9 o( H4 H* f5 m再次麻烦,有些不好意思,/ C8 H' _. J; m' |$ C
但还是...........................$ j; P# r6 ^& J
非常感谢.

3

主题

137

帖子

1779

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1779
675#
发表于 2011-11-17 23:14 | 只看该作者
Jimmy 大哥:5 t5 ]4 m4 n. {$ N
     你好,上次有看过你写的一篇关于《PADS Router 如何设置快捷打孔》的文章,
  q* r* [1 l" A我也照着你的MCR文件 改成2层板的,在Router里是可以实现双击鼠键打孔,
6 I2 a$ l- Y, i  _2 y不过,现在碰到一个问题,想请教下你:
) ^* F: d7 O. e/ j" s5 p5 n; Y    我按数字键1,孔类型改为“Current Via Type is set to Via1”  ,打的孔也是Via1的孔;
8 [$ Q8 ~) k: a' W7 N' ~我再按数字键2,孔类型改为“Current Via Type is set to Via2” ,打的孔却是Via1的属性的孔
( m- l3 \7 `% U9 i1 q! j不是我要求的,除非改下面的地方才能打Via2的孔 “Design Properties\Via Biasing”只保留Via2的勾 才行(开始下面这里全是勾上的)。4 ~* Z( c( d5 v8 j
         
+ ?9 R3 T" K1 Y! v, i# i$ O; h
# U1 f9 b+ h9 r9 F9 P4 i# x: a呵呵 说得有点哆嗦了,麻烦解答下,谢谢了!{:soso_e100:} (附上MCR文件) 7 A4 |* I* P, {' n+ v. R( p0 P

2层板实现快速打孔的问题.rar

58.69 KB, 下载次数: 20, 下载积分: 威望 -5

点评

同时双面板不需要设置为埋盲孔.  发表于 2011-11-21 11:16
你设置了钻孔层对了吗?  发表于 2011-11-21 11:12
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-5-22 07:34 , Processed in 0.084750 second(s), 49 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表