找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
12
返回列表 发新帖
楼主: chenqinte
打印 上一主题 下一主题

是高手的就进来看看

[复制链接]

20

主题

445

帖子

1316

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1316
16#
发表于 2009-4-17 10:05 | 只看该作者
我简单介绍一下原理,CML那边是不需要上拉电阻50欧姆的,你看他图上画的上拉电源的名称,就知道那是内部电源。
+ Z9 t1 ^" Q/ wLVPECL电平,有2个特点就是需要直流偏置和电压嵌位。所以在做输入的时候需要电压嵌位(VCC-1.2V),所以通常是82/133电阻分压,同时戴维南原理等效50欧姆阻抗。
+ |0 ^+ b2 T6 b: Y而在输出的时候需要直流偏置,因为是射级输出,你没直流回路,就没电流了。所以一般下拉100~200欧姆的电阻。

20

主题

445

帖子

1316

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1316
17#
发表于 2009-4-17 10:06 | 只看该作者
下次问题询问的时候,别把题目写的那么厉害,一般人都不敢进来的,问什么就写什么好了。

20

主题

85

帖子

-9732

积分

未知游客(0)

积分
-9732
18#
 楼主| 发表于 2009-4-17 10:47 | 只看该作者
恏我清楚了,戴维南原理等效50欧姆阻抗,单单就是走线的特征阻抗Z0吗.在像这种差分布线当中,不是会有一个等效的耦合阻抗Z1.那么这条走线的实际阻抗就应该是Z0-Z1的值即是Zodd.那在实际仿真中是要把Z0定为50,还是要把Zodd定为50呢,就按照这张图的理解

20

主题

85

帖子

-9732

积分

未知游客(0)

积分
-9732
19#
 楼主| 发表于 2009-4-17 10:55 | 只看该作者
我一直找不到1.5V电源的CML的ibs model,可以的话,哪位达人帮我找一下

20

主题

445

帖子

1316

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1316
20#
发表于 2009-4-17 11:09 | 只看该作者
在实际仿真中是要把Z0定为50,还是要把Zodd定为50呢,就按照这张图的理解9 i2 J5 l9 _" Q! a: ^0 l  Z& l) \
liqiang:这个没那么精准,差分中单端线一般在50多一些,具体值你再调大一些。55~60,还根绝线距离有关。布局很重要,切近。

20

主题

85

帖子

-9732

积分

未知游客(0)

积分
-9732
21#
 楼主| 发表于 2009-4-17 12:43 | 只看该作者

6 C; F, d' w( ?6 e5 w. t2 Z这是阻抗计算的一个软件,其中有一项我不知道是什么.就是caoting above trace,有人跟我说这是板子做好后,在扳子喷的油墨,不过我计算了下他的值会改变阻抗的值.所以我自己推测这可能是覆铜,但也有人跟我说走线上不会覆上铜的,因为走线本来就是铜线.脑子比较乱,不知道这是什么,请大家指点

4

主题

143

帖子

1461

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1461
22#
发表于 2009-4-17 12:53 | 只看该作者
了解PCB的制程,简单的说是有锡和绿油的;这个是Polar,其他软件也都有相应的一个参数

20

主题

85

帖子

-9732

积分

未知游客(0)

积分
-9732
23#
 楼主| 发表于 2009-4-17 13:23 | 只看该作者
本帖最后由 chenqinte 于 2009-4-17 13:37 编辑 4 j: }4 G* R* G
/ t+ j8 n( p# [3 x
这么说,这个肯定不是覆铜喽.ok了解了.
* e& Q& K7 h1 C) d1 ~那还有个问题,为什么有的电路,它选择接一个上拉电阻呢.还有的我就更难理解了) w( \8 b2 O  c% t" H+ f

4

主题

143

帖子

1461

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1461
24#
发表于 2009-4-17 13:33 | 只看该作者
你图里面的文字不是解释得很详细了么呵呵

20

主题

85

帖子

-9732

积分

未知游客(0)

积分
-9732
25#
 楼主| 发表于 2009-4-17 13:41 | 只看该作者
本帖最后由 chenqinte 于 2009-4-17 13:43 编辑 / s" p5 u3 l; K  M) ?1 l1 J! z* I

4 k3 \* r' O* O  q4 M  u# c不是,你帮我看看为什么我发的三张转换电路图,有的接上拉电阻有的不接.还有就是是上面两张电路图的上拉电阻还不一样.为什么,其中到底有什么区别,才会出现三种不同的接法.谢谢指教,越详细越好

4

主题

143

帖子

1461

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1461
26#
发表于 2009-4-17 14:17 | 只看该作者
其实上面三个图都是不同type的互相转换,譬如serdes转lvpecl和lvpecl转serdes,由于驱动内部的电路不同,其bias电路(或者说termination)也就不同。无论如何变化,其本质都是为了达到偏置和匹配的作用。我觉得你可以去altera下载一些典型的FPGA手册和model研究下,里面对这些内容都还讲的满细。

20

主题

85

帖子

-9732

积分

未知游客(0)

积分
-9732
27#
 楼主| 发表于 2009-4-17 14:46 | 只看该作者
我觉得你可以 ...
! T( e  V* C8 H/ C: S/ ]wakinoda 发表于 2009-4-17 14:17

1 k: T( g. i0 o( _5 B你能把这些资料上传或发到我的邮箱吗,我的邮箱是304721343@qq.com
8 z( d& y. r$ n4 o0 u8 @) V我也找了一些资料看,很杂,越看问题越多
) D5 g2 E- Q0 _6 E* o1 Z* d希望能看看一些比较系统的,标准的

4

主题

143

帖子

1461

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1461
28#
发表于 2009-4-17 15:35 | 只看该作者
我也没有收集这类interface type转换的资料,都是在厂商网页上看。这种类型的问题不妨单列出来到硬件版,那边应该有硬件工程师有比较完备的资料。

20

主题

85

帖子

-9732

积分

未知游客(0)

积分
-9732
29#
 楼主| 发表于 2009-4-18 08:30 | 只看该作者
请hyperlynx仿真高手帮我看看,为什么在我仿真时,选中其中一条高速线时,高速线中间会出现虚线,而选中其他一些高速线时就没有这个问题.还有就是我在仿真软件中,如何才能体现出过孔的存在.谢谢,急
- a; h+ M8 f% d
. ~  l6 W, Q. T% c
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-12-26 13:20 , Processed in 0.059875 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表