|
原帖由 dangelzsp 于 2008-10-8 11:11 发表
" [1 t: A/ }4 T( o0 P0 m、、、
, [# U( `! L+ v3 C+ t3 _, B s' `: i& p
现在PCB已生产出来
( B% Y, f3 G Z% M
% w% t7 \5 W1 p- H LS几位没听明白我的意思,我的电路中,一条数据线对应一条时钟信号,时钟速率为2.048Mbps,在PCB设计中马虎了,做出来的PCB,数据线比时钟线长大概3000mil,我怀疑这对时序有影响,但毕竟只有2.048M,也不至于。$ {/ u- \" v$ n; B/ g
用示波器测量了,发现在2M时钟情况下,3000mil根本不足以影响到时序,现在找不到其它原因了,只好从FPGA的时序下手了,此问题折腾我一个星期了,仍未解决,实在痛苦。
) O: F# L3 v% X- d; X: Y9 C, A$ f( u3 K! n
虽然我不肯定是不等长造成时序问题,但提醒PCB layer时最好考虑到,免得头痛。
- ~, @2 L0 |" q7 S- n 大家估计是帮不到我了,我还是埋头研吧,等我把问题解决之后,再发上来大家讨论。 |
|