找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 6444|回复: 17
打印 上一主题 下一主题

[HyperLynx] 如何在Hyperlynx中定义差分对的仿真

  [复制链接]

14

主题

60

帖子

324

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
324
跳转到指定楼层
1#
发表于 2010-1-21 10:04 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
有哪位DX可以帮个忙,看一下以下两个问题:6 y2 t+ o* F* [, o# g* J
1. 把两根信号线设置成差分对。
8 j" d# H7 w9 y3 V3 m2 w* W* Z    我参考了demodiff.hyp (Hyp自带的demo的boardSim),一开始以为应该在boardsim里面assign model给发送和接收端,
7 x$ T/ D6 t+ `, ]    但是后来发现还是无法选网络的时候选中两根差分线。另外,也通过assign model给元件,也行不通。
* ^& t! {; A6 q8 g5 ?/ Y7 s- p) p) V
2. 差分对如果走弧形(或者45度角)的时候因为间距会变小(或者变大)的时候,在导出linesim的时候会细分成很多小段传输线, x$ m- K$ Z& ^  M9 y7 L
    (一般情况下,走直线的时候输出的linesim是一段传输线), 如何实现呢?& N$ I: B" N0 f( x4 d1 ~9 q

3 d' Z( m3 ]2 `, S3 A9 a谢谢" K/ ^0 a: E" N
Alex
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏1 支持!支持!1 反对!反对!

14

主题

60

帖子

324

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
324
2#
 楼主| 发表于 2010-1-21 14:23 | 只看该作者
已经试验成功了。在没有对应的IBIS模型下,需要稍微修改,使得pin的名字对应上,就可以了。

23

主题

74

帖子

325

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
325
3#
发表于 2010-5-12 09:41 | 只看该作者
我也是啊,对差分时钟信号完整性分析报错,有没详细的实现方法分享下呢?

23

主题

74

帖子

325

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
325
4#
发表于 2010-5-12 09:56 | 只看该作者
试验成功了吗, 差分仿真要的是差分信号波形,不是单端信号。请教HYperlynx怎么做差分仿真啊??

14

主题

60

帖子

324

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
324
5#
 楼主| 发表于 2010-6-8 10:57 | 只看该作者
你可以先随便找一个有差分线的pin的模型,在boardsim的界面先把模型付给发送和接收端。然后提取网络到linesim就可以。或者如果你熟悉IBIS模型的话,可以调用自己编辑的简单的模型(含差分信号),然后赋予发送接收端,也是可以的。

0

主题

3

帖子

2

积分

初级新手(9)

Rank: 1

积分
2
6#
发表于 2010-9-4 00:49 | 只看该作者
不知道该说什么,总之顶下吧,继续

0

主题

171

帖子

-8959

积分

未知游客(0)

积分
-8959
7#
发表于 2010-9-8 19:21 | 只看该作者
不知道该说什么,总之顶下吧,继续

0

主题

171

帖子

-8959

积分

未知游客(0)

积分
-8959
8#
发表于 2010-9-8 21:52 | 只看该作者
已经试验成功了。在没有对应的IBIS模型下,需要稍微修改,使得pin的名字对应上,就可以了

39

主题

448

帖子

2928

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2928
9#
发表于 2010-9-20 15:46 | 只看该作者
我是将差分信号分单根信号提取到line_sim里面,然后将2个单根信号copy到一个文件里面,设置差分模型,然后仿真,单看结果应该可以实现对差分线的仿真,不知道这样有没有问题,大家可以讨论一下。。。

0

主题

171

帖子

-8959

积分

未知游客(0)

积分
-8959
10#
发表于 2010-12-28 23:22 | 只看该作者
我也是啊,对差分时钟信号完整性分析报错,有没详细的实现方法分享下呢? 1 W3 Y( I6 y4 t

17

主题

155

帖子

2235

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2235
11#
发表于 2012-3-29 10:11 | 只看该作者
我是在IBIS模型里加了一行,export是差分,不知结果对错,
! ~% k: _  r; D3 U$ S7 {* v7 n- Q9 [[Diff_pin]     inv_pin     vdiff     tdelay_typ     tdelay_min    tdelay_max: l0 y% H! P" o( z1 i
|1 q1 G- b2 ]) s% V- l4 i: J
    R24           R25        0.350V      0ns                NA            NA
) v( W& A3 j  v' ?5 g# _D:\topology.jpgD:\pcb.jpg
人人为我,我为人人

0

主题

1

帖子

-1978

积分

未知游客(0)

积分
-1978
12#
发表于 2012-4-11 10:58 | 只看该作者
HOHO~~~~~~6 a% d+ D$ q( U& x: Y; e1 U1 \: v

& M5 ^3 B4 C: l/ E1 I) F$ a1 U! C

7 I! Y# t$ A+ @# ~6 e. {% H8 O' R" X9 W1 x2 D8 c
2 F; \+ F* ]! O4 Z

" U/ t& u7 E) D% u/ x( l/ _- L9 h: ]( a" L; S; c

3 Q3 T9 h8 F" T! r/ Z7 s% g: E. k  _. F1 V

  |& [, A1 \! V" L! j( Z! `2 E  a7 J( q7 h( j3 m

' ^$ A9 i5 e8 O; P4 [5 Q爱哈友网ihiyou.com/

12

主题

50

帖子

245

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
245
13#
发表于 2012-4-24 13:14 | 只看该作者
你们这个方法我觉得不好。

12

主题

50

帖子

245

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
245
14#
发表于 2012-4-24 13:15 | 只看该作者
我觉得可以用耦合的方法选中差分线。

21

主题

140

帖子

587

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
587
15#
发表于 2012-5-3 16:30 | 只看该作者
个人觉得通过IBIS中编辑或提取后进行Tline耦合都是可行的8 T: `/ X* N( [' R7 ~7 @+ R
HL8.2中已支持自行定义diff网络,与PCB软件一样了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-12-28 11:30 , Processed in 0.065941 second(s), 38 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表