找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 7039|回复: 17
打印 上一主题 下一主题

DDR2的走线规则

  [复制链接]

17

主题

126

帖子

1652

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1652
跳转到指定楼层
1#
发表于 2009-11-24 10:56 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
各位老大,小弟才开始对此部分进行学习中。还不清楚。我有几个问题想请教各位老大一下:
! m7 Z9 \7 ^' m$ k- b4 c1、在CPU(主频)和DDR2都确定的情况下,如何来确定CLK的线长问题?这里面是否有一个关系在里面?如有,那是一个什么样的关系?可否用数学式来进行表达?& L) f7 x5 u6 z! r" o  O: H
2、如CLK的线长确定了,那数据组的线长是否就可以确定了呢?那这两者间是什么样的关系?可否用数学式来进行表达?
2 g- _9 ]6 a: K, B* M7 d, D* N2、如CLK和数据组的线长确定了,那控制组和地址组的线长是否就可以确定了呢?那这几者间又是什么样的关系呢?
# f8 A1 r9 K7 }$ I  r7 b4、我想知道在这部分的学习中很重要的一点就是要满足时序,那为什么时序这么重要?否则的话,就可以所有走线都等长就可以了。+ n- [# n$ f3 s# H& n2 R4 z

/ [9 ~, u3 u- F  以上是小弟的一些问题,不知是否问到了重点?如没有,还请各位老大多多指教!
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏3 支持!支持!1 反对!反对!

34

主题

145

帖子

3405

积分

五级会员(50)

Rank: 5

积分
3405
2#
发表于 2009-11-24 20:03 | 只看该作者
你所说的CLK 是指DDR2 Clk 吗?
+ i& K. O; [; F  g) G如果是,DDR2 Clk 长度和CPU 频率是没有关系的
. I, h' o2 K) f( {% HDDR2 其他信号(Data, Address, Command, Control信号)长度都是以Clk 信号长度为参考的
# o/ t+ o4 M5 K具体数据我忘记了,可以参考Design Guide,

14

主题

137

帖子

647

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
647
3#
发表于 2009-11-29 21:44 | 只看该作者
所有走线都等长,那这个板子就不用做了,specing is money!!!!

17

主题

126

帖子

1652

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1652
4#
 楼主| 发表于 2009-11-30 18:15 | 只看该作者
等长不是目的,满足时序才是最重要的,我想说的和想了解的就是这个?

33

主题

492

帖子

2163

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2163
5#
发表于 2009-12-8 20:58 | 只看该作者
各位老大,小弟才开始对此部分进行学习中。还不清楚。我有几个问题想请教各位老大一下:. O6 T4 Z( g) c6 _, _, B$ j
1、在CPU(主频)和DDR2都确定的情况下,如何来确定CLK的线长问题?这里面是否有一个关系在里面?如有,那是一个什么样的关系?可否用数学式来进行表达?2 f8 O% p- h- H( L- f+ R. S
2 [: ?5 x! }6 O1 d$ X6 }$ }' e. O; d2、如CLK的线长确定了,那数据组的线长是否就可以确定了呢?那这两者间是什么样的关系?可否用数学式来进行表达?( `* P/ v+ m. w% `/ r- c; z3 M! |
2、如CLK和数据组的线长确定了,那控制组和地址组的线长是否就可以确定了呢?那这几者间又是什么样的关系呢?
4 E1 @1 P9 m2 [  p- G+ u4、我想知道在这部分的学习中很重要的一点就是要满足时序,那为什么时序这么重要?否则的话,就可以所有走线都等长就可以了。
1.clk的线长/时序跟主频没有直接关系。看ddr ram控制器。

. r: m! A" p( v" w- h6 q" H7 Y+ l2 P( q2. clk线长确定了,数据长度范围也确定了。
) P- B; B8 f6 B, ?. s$ Y3、地址,控制也可以确定长度范围。不过这个范围应该比较宽。4 ?: U9 I. {7 v
4、时序不能满足,就不能满足芯片正常工作的要求,芯片不能正常工作,那么...。另外,满足时序要求不是说所有线都等长,这个没有必然关系。1 S- b- ~' A7 R1 b& C
时序,就是用数学算出来的。但,手工计算很复杂,算不准。所以,时序是需要仿真仿出来的。如果,简单手工算一下就可以,做仿真软件的都可以去喝风了。* r2 d- V0 p8 a
DDR算是高频,满足时序的情况下,不是要求线都等长。要明白ddr的含意,取样在时钟的中间最好,所以,时钟要比数据慢1/4周期的。如果芯片内部未作任何偏移,时钟比数据要长很多(DQS也是时钟)。关键是看控制器。
& X3 i/ a$ T3 c0 M) r( A5 A  w& V7 a  c' {& ~1 v

7

主题

29

帖子

-8936

积分

未知游客(0)

积分
-8936
6#
发表于 2009-12-12 21:31 | 只看该作者
学习了,顶一个先
学习SI

11

主题

112

帖子

397

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
397
7#
发表于 2010-7-24 10:41 | 只看该作者
ding

0

主题

5

帖子

-8987

积分

未知游客(0)

积分
-8987
8#
发表于 2010-9-17 21:36 | 只看该作者
5楼正解

9

主题

286

帖子

-8956

积分

未知游客(0)

积分
-8956
9#
发表于 2010-11-11 11:51 | 只看该作者
:):)

3

主题

1040

帖子

4447

积分

五级会员(50)

Rank: 5

积分
4447
10#
发表于 2011-3-6 16:52 | 只看该作者
路过的

3

主题

223

帖子

2877

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2877
11#
发表于 2011-3-7 21:21 | 只看该作者
太高深了  不懂  

0

主题

35

帖子

202

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
202
12#
发表于 2011-3-26 12:31 | 只看该作者
仔细计算,看看设计。

0

主题

35

帖子

202

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
202
13#
发表于 2011-3-26 13:16 | 只看该作者
最好的,特别有用

0

主题

11

帖子

-8985

积分

未知游客(0)

积分
-8985
14#
发表于 2011-3-27 20:05 | 只看该作者
CLK不能比数据组合命令组的线短,不然不容易满足建立时间的要求

2

主题

26

帖子

-8960

积分

未知游客(0)

积分
-8960
15#
发表于 2011-4-8 13:07 | 只看该作者
其实这个很容易确定的,CLK和地址控制的同步系统,1T时序需要在下一个时钟周期采样,通过这个时序可以计算出理论上最多能走多长,一般控制在5000mil以内问题不大
+ I2 `5 f% d. v' k  l0 E5 D' {DO和DQS是源同步,分组做等长就好了,控制器会控制时序7 a, c0 f% J) S0 ?
DQS和CLK之间可以相差+-25%的时钟周期
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-5-16 09:34 , Processed in 0.084848 second(s), 32 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表