|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
1、在orcad中画好模块的原理图,设定好封装,做好drc,做好元件编号。
0 C# D4 }) C( D! D2、检查元件属性是否设为current properties,其它设定可能出错。 7 e$ e( o6 h; U3 |& W- w
2、在annotate-->allegro reuse中,选中generate reuse module,renumber design for using modules,选中unconditional,其它不选。 / k) d5 v* m k( x7 P# K) r
3、生成netlist.
! n+ J% O# t' {6 U2 {4、 将netlist导入到allegro,布线,布局,若无rename等需要与orcad交互的动作,选tools-->creat modules生成mdd文件.mdd文件的文件名一定要定义为:DSN NAME_ROOT SCHEMATIC NAME.mdd。DSN NAME为你定义的orcad中的dsn文件名,ROOT SCHEMATIC NAME是这个文件中的页名字。这里若定义不对,在reuse时找不到mdd文件。之后跳到第6步。 ; W! N: r3 D) ~# ]" f' A
5、在orcad中back annotate,之后回到第2步。 8 E' o# ]: j' q1 U; |6 e
6、模块制作完成。 ' ^' x5 ^- B* y( G5 \- M7 g' \
使用生成的模块
3 C6 \1 T# f6 G! f& Q# I1、 在新的orcad设计中,选place-->herarhical block,reference中填入BLK?(注意,这里使用BLK是为了与原理图中的U?R?C?区别,保证BLK这个名字专用于moduel,不然 在做完allegro后,rename 时,导回到orcad中出问题。) ; e: Q1 v8 w6 O1 d# D% F
在implementation type中选schematic view,在implementtation name中填入先前模块的页名称,在path and file ) j- y$ f$ A0 |( n8 w
name中选择相应的dsn文件,之后在你的原理图中出现一个block.
& o, `0 F4 a8 u9 s2 n* m* k2、继续其它设计,之后在annotate-->packageing中,选中reset part name to "?",同时选中update occurrences,执行一下,将所有的元件 8 k; O% g, X# r5 B
(包括module的name改为?),在annotate-->allegro reuse中,选中 renumber design for using modules,选中incremental,选中do not ' c& S; J( H$ K" y; L/ h& v
change the page number,选中select modules to mark for框里的内容。其它不选。 4 ^; T5 C$ p/ F, h8 f. H+ t
3、drc后,出netlist. ! j8 M' P/ o) }
4、导入到allegro后,palce-->manually place,选mudule instances,将module放入。注意一下mdd文件路径的设定,不正确会找不到mdd 文件的。 A/ V8 d: z2 e/ ^. W, _7 B# o* k) K
5、在allegro中布好线后,可以rename到arcad中,与正常设计无区别。 ) @ K4 n+ T. y5 M
6、over. # \" ~! R$ _4 G
做reuse时的几个注意事项: . \7 c+ m( g: Q3 N* ]8 X! }1 w1 h
1:当reuse模块已经放在电路中使用,重新修改reuse模块的port口后,在使用的原理中右击这个模块,选synchronize up,则实现修改的同步。
+ i& R4 Q7 Y6 E$ \6 d7 k3 s2:在reuse模块中,不能使用room属性,不然可能与使用reuse的电路图混淆。
! i+ p5 z F$ c3 n5 J/ G+ U3: reuse模块中不能使用全局变量,特别是电源和地,使用port口传递数据。
5 Z( T: r4 s( G6 S3 c2 t V8 Z4: reuse模块内部修改后,只要port口没有变,则在使用它的原理图不用同步。 8 Q9 s9 \* N- k( h) b1 ?
5: 做好的模块文件用在pcb中后,若需要修改这部分文件,在修改完成后,在原pcb中使用update symbol功能,选相应的moddle,之后更新就行了,注意生成mdd文件时,原点的选择,这然更新后一些线会错位。 + f$ Y4 f$ {7 U4 D: d2 o. k
6:当导入到allegro的模块出现dummy net的错误时,怎么办?
k2 F- A" M1 p; \出 错的可能原因是由于模块的orcad文件造成的,可能是对原始的orcad取一部分进行修改,这些元件带有原来文件的一些属性。将相关orcad文件的所 有元件和连线copy到一个新的页内,将当前页的内容删除,从刚才copy到新页的内容copy回来,这时看元件的属性时,没有黄色的部分,按正常步骤重 新生成mdd文件,在调用这个模块的orcad文件中,重新编一次元件编号,生成网表,问题解决。
% L3 T3 [1 n6 u7:当含有reuse的设计导入到allegro并布线完成,若重新修改原理图,比如换一个10pin的IDC插座到16pin,不能用annotate-->allegro reuse命令,不然生成的网表会导入到allegro中会出错,不知是什么原因? 4 @- P- i8 M9 k- Y
答: 在原理图设计中,当使用reset to ?后,使用annotate-->allegro reuse命令,将netlist导出到allegro后,不能再使用使用reset to ?,新增的元件使用increase功能,不要将所有的元件reset to ?,不然会出错。 |
|