找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 2760|回复: 18
打印 上一主题 下一主题

8层板,这样的参数阻抗控制如何实现?

[复制链接]

3

主题

24

帖子

-8979

积分

未知游客(0)

积分
-8979
跳转到指定楼层
1#
发表于 2011-10-10 12:38 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
发到工厂,工厂说实现不了,觉得奇怪。1 d2 s1 N7 J* _: Y

+ c: I0 h2 u# V6 L# E八层板:
8 i& R4 o: a9 l/ a- F4 }" r层叠结构:TOP布线--L2电源--L3地--L4布线--L5布线--L6地--L7电源--BOTTOM布线
4 Y) {. B( j# Y$ m: @6 P6 a1 u
8 |6 a& U) Y- T2 l! f阻抗控制要求:5 I" s# Y. g6 _1 {  b2 Z
TOP:4.5mil线宽/8mil线距,单端50差分100( F5 T6 F1 t7 y) K5 b0 M4 W
L4: 4mil线宽/8mil线距,单端50差分100
( \' {  |& C$ i/ CL5:4mil线宽/8mil线距,单端50差分100: j6 _2 `2 l* e# b9 D3 h% N9 i
BOTTOM:4.5mil线宽/8mil线距,单端50差分100* v* w0 \3 p7 `9 Y2 F
" I. N% w. l; I# x6 q  I# c
层叠说明:
5 B. v0 \. d6 s0 r6 Q0 j4 _L3和L6为地层,目的是为L4和L5层做好屏蔽和参考。设计的初衷是L4层和L5层之间间距很大,保证L4和L5上的信号互相不会干扰。
/ ~1 ]2 Y! l" g: _/ e& `6 f
. Z& {: Z- M6 Y6 ]% t* u请问这样的层叠结构是否可以实现上述阻抗控制要求。
/ T" [7 B0 H+ o% G" Q) {- e4 ~* e9 b' v! y! L. ^" Q
谢谢大侠们。
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

3

主题

24

帖子

-8979

积分

未知游客(0)

积分
-8979
2#
 楼主| 发表于 2011-10-10 12:40 | 只看该作者
另外,请教一个问题,cadence中阻抗计算结果和si9000的阻抗计算结果差距有多远呢?

11

主题

648

帖子

3978

积分

五级会员(50)

Rank: 5

积分
3978
3#
发表于 2011-10-10 12:54 | 只看该作者
不能同时满足差分阻抗100欧姆和特性阻抗50欧姆喔,因为如果满足100欧姆,其特性阻抗必定大于50欧姆!

12

主题

114

帖子

1443

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1443
4#
发表于 2011-10-10 13:22 | 只看该作者
lz主要稍微该店,一般式FR4的厚度,线宽,线间距三个因素控制阻抗,LZ现在规定死了两个,只留一个可控。。。。。。

27

主题

428

帖子

5734

积分

五级会员(50)

Rank: 5

积分
5734
5#
发表于 2011-10-10 14:06 | 只看该作者
1.6mm板厚这样的叠层比较常见。可以参考一下。
8 L- V/ N% ^& R! L% [# T* b5 p
4 Q8 w  t: p6 E" `0 d+ o' @% S* \4 G
单端线;
, X1 @% O5 E1 Z" z
7 B5 C4 ~5 N: r3 {% O9 @" ~! I差分线;
) {7 r4 P* K! O# k2 u9 k. L* Q
: j" V- S8 K, }, C& p' b如果电源不多,容易处理,电源层可以改为地层。

27

主题

428

帖子

5734

积分

五级会员(50)

Rank: 5

积分
5734
6#
发表于 2011-10-10 14:10 | 只看该作者
关于叠层设计:, t+ z( o$ `; W# C0 t, N
个人觉得是 层数 和 板厚 来决定 线宽 和 间距,不是规定线宽和间距来考虑叠层。3 P9 Y5 t: l' L3 C+ l( @

61

主题

130

帖子

113

积分

二级会员(20)

Rank: 2Rank: 2

积分
113
7#
发表于 2011-10-10 14:42 | 只看该作者
用SI9000,但不同的厂家参数会不同,这个需要跟厂家沟通,他们都会有相关的技术文档的。

3

主题

24

帖子

-8979

积分

未知游客(0)

积分
-8979
8#
 楼主| 发表于 2011-10-10 20:03 | 只看该作者
多谢各位,就是电源比较多,两个电源层都有分割。外层4.5mil线宽和内层4mil线宽无法更改,倒是可以放开差分线距,这样的话应该可以实现吧?
4 C/ m( |) O5 O! c- F# u' |0 k. P/ V& O& \
回5楼,主要因为电源分割严重,而4和5是主要布线层,所以这样考虑叠层的。

3

主题

24

帖子

-8979

积分

未知游客(0)

积分
-8979
9#
 楼主| 发表于 2011-10-10 20:09 | 只看该作者
这里继续请教另外一个问题:我所有层都是positive的,今天产生gerber之后发现via全部和所有电源层连接一起短路了,回cadence观察同样是连接到了一起,悲剧的是修改space约束thru via to shape一点也不起作用,请问这会是什么原因呢?

184

主题

3098

帖子

1万

积分

EDA365版主(50)

Rank: 5

积分
10728
10#
发表于 2011-10-10 21:15 | 只看该作者
本帖最后由 rx_78gp02a 于 2011-10-10 21:18 编辑
0 ~2 H! L- o5 @3 M
yangshuai 发表于 2011-10-10 20:09 1 |% z) d( [" k  i8 H' w# v, E& ^
这里继续请教另外一个问题:我所有层都是positive的,今天产生gerber之后发现via全部和所有电源层连接一起短 ...
  m2 M) L' o* l5 V7 {2 W
/ r. s) K$ J) U1 p: r" C9 q
这个没遇到过,怪异,出gerber报错否?

34

主题

398

帖子

-1万

积分

未知游客(0)

积分
-10091
11#
发表于 2011-10-10 21:26 | 只看该作者
yangshuai 发表于 2011-10-10 20:09 6 |8 N9 u+ z" X0 f3 X
这里继续请教另外一个问题:我所有层都是positive的,今天产生gerber之后发现via全部和所有电源层连接一起短 ...

+ |- s% A5 f2 Q, }; A1:避了铜皮没
, U: X4 l( x1 v! ~* t: N( s7 @2:gerber参数可能不对。
-->--...-->-----?

扣扣: 714765307

3

主题

24

帖子

-8979

积分

未知游客(0)

积分
-8979
12#
 楼主| 发表于 2011-10-10 23:04 | 只看该作者
yangshuai 发表于 2011-10-10 20:09
: C3 Q/ J& q$ w* W* w. @这里继续请教另外一个问题:我所有层都是positive的,今天产生gerber之后发现via全部和所有电源层连接一起短 ...
2 c6 {3 j6 ^" x
先抱怨一句:论坛太慢了,比上国外网站还慢,晕。6 a% @: t- ^6 D: J

% t; r" \$ i4 M正题~
( w% ?' V, N6 L  f; W这个问题解决了,重现编辑了一下过孔然后更新就行了。因为全是positive,删除了过孔的thermal和antipad。不知道是不是因为他们的影响,不过总算正常了。9 V8 W$ u& {+ Y" o7 Y4 U

$ Q8 m) ?# _1 R. D4 i会楼上两位,gerber生成不抱错,gerber参数是正确的。

184

主题

3098

帖子

1万

积分

EDA365版主(50)

Rank: 5

积分
10728
13#
发表于 2011-10-10 23:32 | 只看该作者
yangshuai 发表于 2011-10-10 23:04 8 Q/ \- d3 ~$ h5 `8 _
先抱怨一句:论坛太慢了,比上国外网站还慢,晕。
5 c% C0 @" W3 M: n. E9 b" L/ Z7 w4 l6 c
正题~

7 T" Q8 W* B, y1 M' }花环盘和隔离焊盘不影响正片的

27

主题

428

帖子

5734

积分

五级会员(50)

Rank: 5

积分
5734
14#
发表于 2011-10-11 08:31 | 只看该作者
yangshuai 发表于 2011-10-10 20:03 " E/ V5 @5 S$ J3 b$ i# x
多谢各位,就是电源比较多,两个电源层都有分割。外层4.5mil线宽和内层4mil线宽无法更改,倒是可以放开差分 ...

' d, m) t& L  c. Q8 ~- g  M( D6 T那个参考叠层的信号层都有完整的GND相邻,电源层不夸特别重要或高速的信号,还是不错的。

3

主题

24

帖子

-8979

积分

未知游客(0)

积分
-8979
15#
 楼主| 发表于 2011-10-14 14:18 | 只看该作者
dsws 发表于 2011-10-11 08:31 % [; l: C+ f% R5 \
那个参考叠层的信号层都有完整的GND相邻,电源层不夸特别重要或高速的信号,还是不错的。
5 I$ \+ Y! R: ?2 [; {
0.8mm焊盘改为16mil-8mil,顶层线宽设计为5mil,顶层阻抗54欧,基本满足要求了~
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-2-23 20:25 , Processed in 0.068380 second(s), 36 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表