找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 4432|回复: 27
打印 上一主题 下一主题

【关于4层板】如果把地做为内层的话那top与bottom还需要铺地吗

[复制链接]

604

主题

2859

帖子

1万

积分

EDA365版主(50)

Rank: 5

积分
13638
跳转到指定楼层
1#
发表于 2007-10-22 18:32 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
【关于4层板】如果把地做为内层的话那top与bottom还需要铺地吗
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏1 支持!支持! 反对!反对!

70

主题

571

帖子

3998

积分

五级会员(50)

Rank: 5

积分
3998
2#
发表于 2007-10-22 18:37 | 只看该作者
不要了

604

主题

2859

帖子

1万

积分

EDA365版主(50)

Rank: 5

积分
13638
3#
 楼主| 发表于 2007-10-22 19:33 | 只看该作者
为了散热方便 是否有在top或者bottom有必要的地方也灌铜皮呢?+ @, Q& l0 Z) L* s. U( W& T
例如电源部分,dcdc转换那块,当输出的电源管脚通过via入电源层的话,有时候是否需要多个via下去以增加电流?这样不就在top上多铺铜皮了吗?

47

主题

1565

帖子

6095

积分

版务助理

Rank: 6Rank: 6

积分
6095
4#
发表于 2007-10-22 20:04 | 只看该作者
具体情况具体分析拉
0 }  Z7 r, E# O. V. I" j* D& O! p有时候电气属性相同的器件一大堆挨一起也铺;
0 f2 U- o4 x9 a+ e& ~0 v6 O如果有多个地 , TOP和BOTTOM空间足够,   为了保持地平面的完整,  那就打地铺拉 3 ^) r& W# ]( ^+ @
1 N4 J1 V  o8 i7 g- e* ?- a% L
拙见

604

主题

2859

帖子

1万

积分

EDA365版主(50)

Rank: 5

积分
13638
5#
 楼主| 发表于 2007-10-22 20:14 | 只看该作者
意思是不是如果top或者bottom走线密度不够大,为了保持完整性,也为了保持板面受力平衡" c) n) y' w5 [, A5 h# A
最好也铺铜皮?
; v* l& M$ r( r" }) K- z2 e1 c: t! a
[ 本帖最后由 mengzhuhao 于 2007-10-22 20:15 编辑 ]
Allen 该用户已被删除
6#
发表于 2007-10-22 21:47 | 只看该作者
提示: 作者被禁止或删除 内容自动屏蔽

604

主题

2859

帖子

1万

积分

EDA365版主(50)

Rank: 5

积分
13638
7#
 楼主| 发表于 2007-10-22 23:06 | 只看该作者
在铺铜之前你必须要知道铺铜能带给你哪些好处,常见铺铜皮的好处:PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计( L# L" D5 D! I  Y/ M
0 _6 U$ x, v; l% R) K' @, H, X(1)获得更好的EMC性能
7 l# _2 s9 ~! D3 O9 H4 u【是不是与内层的地配合后形成一个平面电容器,可以起到一定的滤波效果与屏蔽信号辐射的作用?】  f" h) `6 y( F3 j. I7 w
m- C% k% u) L. n4 K1 c0 g& X9 Z
* k& q% ?( E: @: N(2)提供完整的回流路径;
( ~% ^5 }9 z2 z) o' d& H【如果在top或者bottom不是大片铺铜的话,是否该效果就没有了?】
* t. D5 Z3 o+ |4 A9 F1 S1 \(3)增加平面电容( ?5 q$ @1 i' @( h4 d  n
【同1的理解】
& a; E3 q4 f- [, l5 {(4)控制阻抗要求;+ y; Y- @/ f" x3 V3 c$ m) U
【地层或者电源层,如果流经的返回面积大了,自然传输路径上的单位面积上阻抗就小了?是这样理解吗?】% B6 f+ p  i) W/ D) ~
(5)散热要求;: t! P7 N5 s+ `& U% a

" ]) R; L7 x- ?% L6 n( z# m  `【多打一些上下联通的via,应该能起到点散热效果,特别是在一些芯片肚皮下面】PCB设计论坛,PCB layout设计,高速PCB设计,高速SI仿真设计7 W: X$ S) w0 i; c. g
. k+ {; u" m! q, y4 x(6)防止板子变形
& ?" n3 y0 K$ b8 p0 J, t- ~8 |; s; U/ X1 ~
【在一些资料上见过,记得是这么说的,除非你走线密度很高就不需要铺铜吧?如果密度不高是否全铺铜吗?】n2 B" |$ K0 v1 \
2 G7 X7 t9 q$ R8 Q. k. F* h" U- O2 L(7)外观审美需求。1 r" @" ]. \, v% H5 L' x; r, _
8 a# }7 D2 {% k" H  t2 ?# J0 x6 O先给你这么多,根据你自己的需求对号入座吧。+ d- Q% a6 L0 \. X" q/ v
6 `: ]/ A# j$ p* f; t; g

# Y. A+ o  O. J  a* g' S: }2 R【如果top,bottom上也大面积铺铜的话可能存在该层的地返回路径与内层的地返回路径重叠的情况?影响大否?】3 J  V* [2 ^, @% t' X
【或者这样理解:因为中间还有一个电源层,在bottom层的铺铜应该正好与电源层对着,ms这样影响不大?
& h4 C; c  Y6 @: G$ ?9 K1 ~而top也大面积铺铜的话,对着下面就是地,这样是不是就不太好了?地与地互相重叠有什么不良影响?】
Allen 该用户已被删除
8#
发表于 2007-10-23 10:09 | 只看该作者
提示: 作者被禁止或删除 内容自动屏蔽

45

主题

941

帖子

5015

积分

五级会员(50)

Rank: 5

积分
5015
9#
发表于 2007-10-23 10:43 | 只看该作者
面面具到是不可能的,根据你想要的选择!!!
5 p; \) l8 K4 D眉毛胡子一把抓,分不清主次!!!
6 b" d7 y3 F4 E6 p5 |) J) ^# V- L6 X那样反而得不到好处!

7

主题

194

帖子

289

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
289
10#
发表于 2009-4-8 16:50 | 只看该作者
我见过4层板有内层地,然后还加两面地平面的。
# X# ]0 y0 A4 e! h7 R/ i7 D- j  m  M& I0 F
这个看实际应用和个人喜好。我个人在无所谓的情况下倾向于铺。
# g9 T" {! ^. n' N$ h5 X# E* V% M; U' m; t: Z9 u
把老帖翻出来学习一下!

8

主题

170

帖子

1900

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1900
11#
发表于 2009-4-8 17:39 | 只看该作者
我也铺

7

主题

125

帖子

-9532

积分

未知游客(0)

积分
-9532
12#
发表于 2009-4-24 12:24 | 只看该作者
只要空间有,铺地是对EMC会比较好

0

主题

4

帖子

70

积分

二级会员(20)

Rank: 2Rank: 2

积分
70
13#
发表于 2009-4-24 14:14 | 只看该作者
一般都会铺上的

2

主题

54

帖子

-8942

积分

未知游客(0)

积分
-8942
14#
发表于 2011-4-26 14:34 | 只看该作者
一般都铺上

0

主题

35

帖子

202

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
202
15#
发表于 2011-4-26 17:17 | 只看该作者
很好,又长知识了。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-1-10 02:48 , Processed in 0.100945 second(s), 39 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表