|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 hdjun 于 2009-8-12 00:10 编辑 - T% p7 D$ z i7 T$ X R1 `
9 A: ] f8 E5 \; G/ R" Z7 O; s
最近画板子,发现一个很奇怪的问题:allegro 在处理via 打在 pin 上的(如PCB背面滤波电容的pin)而没有用cline 将pin和via连接的情况下,是否会报Unconnect net 错误。我一直的理解都是一定会报Unconnect net 错误的。同样的板子我之前就做过一次unconnet pin检查,并将所有pin 和via 等没连接到pin 中心或者via 中心的cline 都删除重新连接过了,也就一直没有再报unconnet net 错误。最近要投版了,发现仍然有很多via 打在pin 上的 没有用cline 连接的pin 。反而这时候不报unconnet net 错了,甚至将一些有cline 连接via-pin 的地方的cline 删除(当然这些via和pin是接触的),也没有飞线出现。好奇怪啊。这是ALLEGRO 的bug 吗????还是哪里有设置呢。更为奇怪的是,更新padstack后就有unconnet net了。。。奇怪。。。。
. J. d3 @/ v2 K3 O9 m& x! S* c3 n: R+ i+ c3 c4 @
2 M- @& k* }) W1 W7 z, cLISTING: 1 element(s)
( X1 H- v/ ^/ ?5 [( x- G" A4 H < DRC ERROR > 6 U" D: j3 E) E, R- q
Class: DRC ERROR CLASS3 T' n( F2 r2 \- Z- K
Subclass: BOTTOM% c7 C G4 Z# Y! Z
Origin xy: (185.00 6666.93) V, E: g+ i. T! N$ | K+ ]; U+ O
Constraint: Soldermask to Shape Spacing
X* s& _: {; v$ |& _4 G* Z Constraint Set: NONE7 E6 U) P5 @* b8 a$ g
Constraint Type: LAYOUT
" Q7 y8 E# B4 }) q- I* }4 k- H Constraint value: 0 MIL' N+ J+ a- _5 ~( H0 I; w' T
Actual value: -135 MIL0 z9 b3 [) E: v0 [# n& [- D
- - - - - - - - - - - - - - - - - - - -
6 E/ B/ m: V0 C. W; M Element type: SHAPE
, y: m1 ?4 b. ~2 y1 D1 ^: D7 @' X Class: ETCH
9 h3 p* G: q/ b" i2 ?5 {0 ` Subclass: BOTTOM
4 B, ]$ t, o' Y& `7 D4 k Part of Net Name: N00850- p. J3 q! Z |! ?) e9 C2 l& ^' }
- - - - - - - - - - - - - - - - - - - -8 |# c U7 a2 O6 ?2 C+ a, N, n1 @
Element type: SYMBOL PIN# E, y6 Y0 ?' R6 R4 d3 K j- T
Class: PIN* u% N% ?: S) p
PIN: J6.11 l, w+ \/ o; l6 C( n" H/ ]
pinuse: UNSPEC
+ q; H! A2 N) S8 I0 N0 U9 K# k8 T location-xy: (250.00 6666.93)
# M( V3 B w8 l/ ]$ F part of net name: -12V- d9 Y8 h* z7 ^+ b
- - - - - - - - - - - - - - - - - - - - |
|