找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 58|回复: 1
打印 上一主题 下一主题

[Allegro封装设计] 专家博客 | 如何提高系统级设计(System-level design)的工作效率

[复制链接]

107

主题

134

帖子

1056

积分

Cadence

Rank: 6Rank: 6

积分
1056
跳转到指定楼层
1#
发表于 2018-7-3 09:14 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 Cadence_CPG_Mkt 于 2018-7-3 09:14 编辑   X% `( {, ]3 \  {
! R$ w  c; V$ W3 i


( {9 n4 f) `5 r" J1 C, G2 \7 w" o4 V当下,许多模拟、射频和混合信号设计都需要在不同的衬底技术中集成多个IC以实现所需的性能目标。

6 [4 F& M' L. `% v4 ]% V

鉴于当今芯片、封装和电路板的复杂性,不仅硅,包括其他非硅材料都需要被用在设计中以达到最优的系统性能。异构器件的集成使得设计人员能够实现用单片IC(SoC)设计方法无法轻易复制的设计结果。然而,异构集成也为设计人员带来了全新的挑战。

, _. q8 J0 Q7 o

今天,在“系统级”(IC-封装-PCB)进行设计,会涉及到大量关于下游封装/PCB对芯片性能和可靠性影响的经验猜测。 传统上,模拟/射频IC设计人员只需仿真IC而无需考虑封装和PCB的影响。 然而通常来讲,封装包含一个或多个IC和互连元件,有时也可能包含IC工作所需的分立元件;同样地,PCB也包含多个封装、互连和分立元件。 因而,将整个系统统一起来进行仿真,对捕捉高频性能是非常重要的。由于IC设计和封装设计人员使用不同的原理图输入工具,IC设计人员不得不重新捕获封装系统原理图并放置于IC原理图的测试平台上,才能够对联合系统进行仿真。


" F) W6 L7 T4 H# c* B

为了在早期设计阶段和流片之前识别并消除潜在误差,建立一个紧密的设计和仿真环境从而帮助IC设计人员在整个PCB、封装系统和寄生效应的情景下实现IC的自动仿真是十分必要的 。我们已有一个相似的设计环境可以对数字IC的I/O与I/O互连进行仿真,现在,Virtuoso System Design Platform又使在包含寄生参数的完整PCB/封装电路中对模拟/射频IC进行仿真成为了可能,最大限度地减少了设计迭代次数。


) e) N# ]7 M7 d2 l' ]( A

图1:Virtuoso系统设计平台
/ {6 P; `. D! y* ~9 T  |6 ~& r


5 Z" ^7 x3 C- O9 G) C

此流程提供了通过单个原理图编辑器,驱动IC和封装layout的能力。 通过使用同一原理图编辑器(Virtuoso Schematic Editor),IC设计人员可以在一个通用的环境中更好地进行系统级设计,包括预布线系统仿真(IC和封装一起),继而驱动各自领域的布线。该流程还通过生成Cadence SiP Layout中使用的芯片引脚使大部分封装级库的开发流程自动化。


& D, J8 {! e$ Q1 M0 O% ]' d

芯片与封装之间的协同设计


# Q- m+ o. @& b1 F% \5 X' t

高阶用户可以在芯片与封装之间协同设计,以实现更好的封装级布线和/或引线键合。该流程可以让设计人员在封装布局布线之前将封装的原理图放入Virtuoso Schematic Editor中进行设计。 进一步则可以从Virtuoso Layout套件中导出芯片引脚和符号,并利用它们进行封装原理图构建。 数据的双向流动可将原理图中所做的编辑动态地传递到SiP Layout,反之亦然。 设计人员还可以生成物料清单,以直观的方式可视化设计差异,并使用此流程查看layout报告。


  m2 F; R( ?- R# O* Y% f& q0 L0 y

图2:RS Pro Evikey
8 Y3 J" i  }. p8 z

一旦封装或PCB被该流程设计完毕,基于分析的该流程将会被带入完整的仿真环境中,不需要对PCB或封装以及电磁仿真领域有专业认知也可以轻松完成。 这种方法将会显著提高生产力。此分析流程允许IC设计人员将PCB和封装layout及其相应的寄生模型(以S参数或SPICE表示)导入IC设计环境,进而对PCB或封装连接进行读取,并创建一个包含寄生模型的原理图。该原理图可以随时在PCB或封装系统的环境中进行仿真。


+ g: x" ?1 r! h% @$ u# F' d

该设计平台有助于在包含封装/PCB互联和外部元件的条件下对IC进行集成和仿真。 由于IC、封装和PCB通常由不同的团队在不同地理位置使用不同的设计工具进行设计,并且在设计周期的不同阶段都各自独立,因此该设计平台尤为重要。该平台将封装和PCB级layout寄生效应共同纳入通用原理图中,实现了整个系统的跨区域仿真。这有助于在流片前确定关键的性能偏差。


, k; K6 }6 y( p/ Y* q+ @# u

然后,所需修改信息可以直接被传递给封装/ PCB团队。 这里有一个重要功能,即是可以智能地将寄生模型融合到仿真原理图中。如果模型中还包含分立器件,那么它们则会在创建仿真电路图时被自动滤除掉,从而不会在仿真中被重复计算。 自动滤除需要重新调整接口,以确保正确融合并去除所有SMD以避免冗余。


) G; l( N# }% u2 p  b/ z7 V

拥有这样一个强大的集成平台可以为设计人员带来以下三大优势

  • 通过使用通用的原理图编辑器,设计人员现在可以为封装的layout设计原理图。Virtuoso Schematic Editor是可以驱动IC和封装设计的统一的原理图编辑器。

  • 设计人员可以创建封装或PCB带寄生效应的原理图,并利用Virtuoso Analog Design Environment进行仿真,其中包含的多重技术仿真是实现完整的系统仿真的重要机制。

  • 设计人员可以同时通过协同设计芯片简要流程来设计IC和封装layout,最大限度地减少设计迭代次数并减少后期的布局规划和设计可行性问题。


    : ?# N  D. t1 \, t' s  M9 V+ ]+ f. `

简而言之,Virtuoso System Design Platform是一个全面的、基于系统的解决方案,实现由单一原理图驱动的IC和封装的仿真以及LVS检查。

该设计平台在2017年荣获Electronic Products网站评选的年度电子产品大奖。(参阅文章:Cadence Virtuoso SDP 荣获 「2017年度最佳产品」)


, P, G' A1 W0 j. B

更多详情,欢迎访问:

https://www.cadence.com/content/cadence-www/global/en_US/home/tools/ic-package-design-and-analysis/ic-package-design-flows/virtuoso-system-design-platform.html

, A/ P- s' p8 N  f5 ~# P, H; U; M

/ C1 ^! m3 g' W- R; J# K
1 J! \9 {7 m5 l4 l
欢迎您的留言!
您可以通过PCB_marketing_China@cadence.com联系我们,非常感谢您的关注以及宝贵意见。
2 r% F: \6 V8 i2 ?5 W
- h5 X6 k- {. Q# B, N5 I1 d4 D0 R  U$ @
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

6

主题

30

帖子

84

积分

二级会员(20)

Rank: 2Rank: 2

积分
84
2#
发表于 2018-7-11 11:23 | 只看该作者
谢谢分享
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-8 21:29 , Processed in 0.081714 second(s), 35 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表