EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
Allegro Sigrity OptimizePI Training(四)仿真优化结果查看
7 |0 ~1 {* Y7 R5 E1. 去耦电容仿真设置(一) 2. 去耦电容仿真设置(二) 3. 去耦电容仿真设置(三) 4.仿真优化结果查看 4 `8 T# n% V) }. m4 M+ A7 _
( S/ h( _3 g$ k, F7 x
" @+ i. `$ o0 X1 g关于OptimizePI 去耦电容的优化需要综合考虑PDN的性能和成本因素,在目前的PCB或封装设计中,往往存在PDN电源噪声(包括低频和高频)超标、性能不满足设计、成本较高等问题。随着设计变得越来越复杂,电容的位置和容值选择往往大大超出设计人员的经验。 OptimizePI提供业界第一个能够综合考虑电源PDN性能和成本的解决方案。OptimizePI使用专利的电磁分析和优化算法,可以快速、准确地进行电源分析,自动排列组合去耦电容的容值和位置,提供兼顾性能和成本的电容优化方案,根据优化的不同目标,帮助设计人员在成本、空间、数量和性能之间做出权衡。OptimizePI提供交互式的优化结果后处理,方便用户直观地选择优化结果
7 ^+ ]4 Y3 Q: P9 @
- ~9 |+ x5 y- W仿真优化结果查看# l+ I2 ?# w4 Z: [/ B" k7 f
# g; _3 N3 n) d1 Q4 m2 I本模块用到的PCB案例: 1. 6层PCB设计,第2层是地平面、第5层是电源平面 2.1个电源网络:VCC(红色显示网络) 3.1个地网络:GND(绿色显示网络) 4.1个VRM、5个IC器件(阻抗观测点)、28个去耦电容
% N9 T* N8 J; g% b& A4 \$ i5 q: s) I; d) R
% a( `- S# \( }2 {- v- D6 h' U8 X. t- I5 R; ? D1 q9 T
本模块中,我们将会用OptimizePI分析不同的电容滤波方案对几个IC器件的电源阻抗的影响,从OptimizePI推荐的方案中选择合适的方案优化PDN设计。
; M! H) I! Y6 c/ S9 F g30. 在仿真结果区域上边的下拉列表中,选择All Observation and VRM Ports,显示所有观测点位置的阻抗。(没有修改的话,默认显示的是第一个观测点的阻抗) # c* t; [8 m, r* h3 p9 n
" I( n/ b* P) q3 @$ E( [8 Q7 Z
31. 在左边的电容方案列表中,用鼠标或者键盘的方向键,浏览不同的电容方案,在右边的窗口观察相应的综合性能、电容成本、阻抗曲线的变化情况。把鼠标悬停在电容方案列表区域,可以查看对应电容方案使用的电容类型和数量。 + Q/ Q- B* d- U0 c
以Scheme 37为例,在性能vs成本曲线窗口,可以看到这个方案的PDN性能和电容成本都优于原始电容方案。在频域阻抗窗口,可以看到在100KHz-100MHz频段,这个方案的阻抗曲线比原始方案更平坦,平均阻抗也越小。 `. C8 j% f8 I5 \! @; @( g
7 [, H6 L* {& J, M5 q
32. 在Workflow中选择“Export Scheme Data”
5 `5 M9 Q7 _0 P& E) M0 j, n# N: v% ]! _
在Scheme Data Export窗口,选择Scheme 37,输出这个方案的电容优化详细结果。Output Files勾选“SPD File”,输出电容优化后的spd文档,勾选“Placement Table for All Optimization Schemes”,输出所有方案的电容配置表格。点击OK确认。
. J' n+ M% r# } l, U0 N, p7 k
1 G' H# r& M0 V3 s! A+ ^5 o在弹出的“Comment for BNP File”窗口输入注释信息,点击OK确认。 / L$ d/ I& t' B/ `4 y, G# I
$ d# |: _5 l1 _/ Y3 w33. 查看D:\Training\Sigrity_OptimizePI\Lab\Module1\demo\目录下的输出文件如下。 demo_Device_Optimization_OptimumDefault_Scheme37_Decap_Report.txt:
6 _- i$ [* Y+ [9 r3 X! ^
# {! u7 w" A8 l( l& l% m5 ~+ ]$ @demo_Device_Optimization_Placements.xls: " s9 @5 n8 c, q2 Z# \! Y5 a1 h, |
; u, i- U5 [- x6 O T; U0 X+ R34. 在Workflow中点击“Draw Capacitor Placement”,Color Map选择“Capacitor”,查看对应方案的电容分布。 ' |& D/ C8 V6 ]9 |) N
& P& |; W9 {7 U
O: J! S4 `* \- W1 Y6 ~- C+ a# D* a' V! I/ w* K: M+ H/ d
可以在色标条区域右键菜单选择用Log Scale或者Linear Scale显示电容容值。 7 R6 z1 s4 h) T; S8 D+ Q
4 d/ v& p+ K( k5 h% L3 n0 Q; `! ^35. Color Map选择“Loop Inductance”,查看每个电容的fanout环路电感大小。
$ J- b% q2 I: V
3 r0 E4 r! D8 \36. 在Workflow中点击“Create Report”,选择需要添加到报告中的内容,点击OK生成报告。 * ~2 D& w+ q% g' D' ]
3 k1 b3 d' |+ o/ x" G/ t
- l+ g( a; { l6 }8 b% X, o: p2 _4 \8 L
37. 查看仿真报告内容如下。
0 I9 c% P; z9 j
0 ?8 a/ o8 p: h3 F
3 W# _ e. Q3 N# S, Y
4 _4 N7 ]7 ~ q9 m5 x8 H/ H; T
. }1 H; h7 i q+ G/ e9 e5 ?$ W' K. M
38. 在菜单栏选择File->Save As(*.htm),保存仿真报告为“OptimizePI_Device_Optimization_Report.htm”。 1 _% r7 q; `! l& T- H
) K$ f) _8 a, P1 k4 f+ C+ ]39. 点击软件右上角的图标
,在弹出的对话框中选择保存并关闭软件。 % z" _8 W! ?3 ~' [1 o0 l
-----本文完----& G, L2 G. ]5 I0 V) Z B! p' i
V- X/ v; E' u! T# ~# @$ N
6 q, a# V- y; y" J- p5 z U7 e. e, H: j8 h% r x) z: N2 G. n
3 W2 K' l5 {) z2 g2 |! n |