|
假如ddr3的时钟是800M那么数据地址应该1600m,对吗?
/ r& G- A- r* t9 R/ A& S9 N1 _对。
: W3 q# V1 g' a7 ^; M7 r4 L: R0 l- D8 \& x2 e3 K4 P) O
1:如果这样地址数据是不是应该比时钟短,应该短多少算比较合理?
' w/ i$ s0 G6 x9 A9 z( A" C: E- E8 B; V, F! `! l; j" C
一样长。
" `, L" _/ k) g p& s+ C2 Q8 b' s2 R% K4 ~) l( r
2:我应该怎么确定时钟,地址,数据他们最长可以走多长?
: h" n7 c3 L: r* l+ d& e) t, J ~# X
几片?
# A& F- w# O7 z2 j4 ~$ D( y' w+ E1 f! _5 M: s4 W" U/ f1 j
3:时钟跟dqs需要等长吗,需要控制在多少范围?
9 |6 U& Y2 J$ u; A" v/ c
/ p0 O. V4 C2 |不需要。
; m+ B8 z5 y; H; K
$ b8 A& B3 W3 v3 d( M4:时钟跟地址控制线做等长,应该控制在什么范围?
' _3 D! y+ o: T' d: P3 r$ H% b5 \( K0 h$ e9 ?
+/- 250mil
s4 p4 M1 Z6 E& d& e0 `
0 P" `& J- r: E7 n U( F5:数据跟dqs等长,是不是应该先把dqs走出来,然后把dqs作为参考吗,他们的可以相差多大?6 z2 {6 q# u( b/ T
3 z* Y( R! J; R- ]* A. r9 l" d是,5mil.
" I. J5 P6 _: Z, Z" ^& M3 ^% [6 h4 P4 }7 p
6:如果空间不足的情况下,地址跟地址的间距最小可以做多少,数据与数据间距可以做多少?地址可以跟数据走同一层吗?, b/ N1 h+ f h! l0 J3 j: G; o1 q) g
; X2 q" h/ R% o7 L& J) \
2.5w,2.5w,可以。
, n. Y* Z9 d: R! x0 k( f6 b6 b) K
" [- V6 r7 N3 E8 C" ]7:以上的等长情况在频率,控制芯片,ddr颗粒不同的情况下,同样适用吗? 没有一成不变的规则,视情况而定。;
% i4 @0 [$ }/ H' U4 ^ S%& u+ n/ ?6 p+ j r" b
3 V5 ]; {" W6 E$ s* R
* Z, p. z! W5 s) N G;g& a r2 G3 l! u. o+ K& `+ u$ X+ r" A+ e% Z0 P
关于ddr3的布局,如果我走fly-by,四片或者八片ddr3,我空间充足,我是所有的放同一层,还是两两对帖,比较好?/ g( L6 K& F3 J: Z7 B; o* |* e |
* B' b5 ^- M7 C+ W5 o视空间而定。* Z$ u/ ]: }( ^3 J" _2 Y
/ x/ a- X# g! K# Uddr颗粒到控制芯片的距离怎么判断太远还是太近?凭你老板或老大的眼睛和设计要求&]凭& t% ! S& g8 h! B+ B
, y9 r5 z% G" [7 h" x9 @/ e
2 `5 x8 @) `8 I( B, I0 Y8 ^; U`0凭你* k# a, b% ^. k5 a0 l
Q. @$ m7 P
7 `8 M% T! t: ~6 L5 V& P麻烦jimmy 大侠前来解答,顺便希望jimmy 大侠可以在这里上传一点,你私家珍藏的ddr设计方面的资料,感激不尽,我对你敬仰犹如~~/ z6 P+ Z# `/ |: S" K6 d
* `$ ]8 ^* t0 V, i( e6 d
一切尽在《PADS9.5实战攻略与高速PCB设计》一书和配套视频~* u5 x- q0 A" G! q2 b! @7 j6 a
0 B9 J6 h; @* p1 K& ]7 }0 s' @# S: o8 f
《》. m& o1 ^5 l$ _2 d: b3 @3 z4 A
# L5 _. c. X3 G/ K! T% ~0 Z |
|