找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 850|回复: 5
打印 上一主题 下一主题

BGA CHIP PLACEMENT AND ROUTING RULE

  [复制链接]

42

主题

96

帖子

1700

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1700
跳转到指定楼层
1#
发表于 2012-10-18 14:43 | 只看该作者 |只看大图 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 hlj168 于 2012-10-19 10:05 编辑 9 _# F9 L( b! E: H, V
) b. }" |1 v$ C1 _+ ~; U
BGA是PCB 上常用的组件,通常CPU、NORTH BRIDGE、SOUTH BRIDGE、- K+ h* d2 q" s/ J, Y" E% y! d9 D
AGP CHIP、CARD BUS CHIP…等,大多是以bga 的型式包装,简言之,80﹪的
' h7 Y, N) k0 K* T% e7 W7 U) X9 K高频信号及特殊信号将会由这类型的package 内拉出。因此,如何处理BGA& ~( _4 @4 t, p, Y
package 的走线,对重要信号会有很大的影响。9 Z/ r" Y; s. ^. z" O) O" U
通常环绕在BGA 附近的小零件,依重要性为优先级可分为几类:0 C. n+ M- H3 A0 Y. P5 h
1. by pass0 B( V% v8 ^6 q
2. clock 终端RC 电路。# x9 w/ _3 f. O: C$ ~# {
3. damping(以串接电阻、排组型式出现;例如memory BUS 信号)
( j! q- k( E1 C3 h4. EMI RC 电路(以dampin、C、pull height 型式出现;例如USB 信+ ~# r9 r: Q1 `9 L
号)。# n8 x5 |5 @- u, z+ x. j& s
5. 其它特殊电路(依不同的CHIP 所加的特殊电路;例如CPU 的感% @! q4 ?- y; T# v
温电路)。
' l! Q3 U) u* T& R6. 40mil 以下小电源电路组(以C、L、R 等型式出现;此种电路常出
7 R3 F5 [! d% \9 `5 _现在AGP CHIP or 含AGP 功能之CHIP 附近,透过R、L 分隔出不
  y/ L$ ?: X* W9 c同的电源组)。& X" e! J1 q6 v$ h9 W) e5 \1 \& H
7. pull low R、C。) O9 O6 d; C6 P+ ?7 c: w- S
8. 一般小电路组(以R、C、Q、U 等型式出现;无走线要求)。6 N; _) p* p! g2 \9 j( Z
9. pull height R、RP。8 C5 k8 x2 C. N( B/ ?! D  a
1-6 项的电路通常是placement 的重点,会排的尽量靠近BGA,是需要特别
7 N" I0 y1 p/ z6 }5 H1 v" t: c- E处理的。第7 项电路的重要性次之,但也会排的比较靠近BGA。8、9 项为一般
% h" v4 I! T% `" q1 m. w1 o/ X性的电路,是属于接上既可的信号。
! [" G) q4 w! w$ G- |, c相对于上述BGA 附近的小零件重要性的优先级来说,在ROUTING 上的需
: P9 B) L* S$ B- ~$ `5 M- X& S求如下:
7 Y  Y& v- N4 f1. by pass => 与CHIP 同一面时,直接由CHIP
) z: `/ d5 I% ~9 N, Upin 接至by pass,再由by pass 拉出打via 接plane;与CHIP 不同6 L8 k6 q% m6 I. u. k) j
面时,可与BGA 的VCC、GND pin 共享同一个via,线长请勿超7 F. b% j; ]4 Z' g6 e8 ?
越100mil。1 X2 D9 c" x5 g5 P# i+ }0 y
2. clock 终端RC 电路 => 有线宽、线距、线长或包GND 等
3 I9 R! L: R0 `% M- `需求;走线尽量短,平顺,尽量不跨越VCC 分隔线。
( C0 B; k+ H1 L' ]3 i0 ]5 s3. damping => 有线宽、线距、线长及分组走线等. F" ^; E* l% W& X% F+ y
需求;走线尽量短,平顺,一组一组走线,不可参杂其它信号。& k7 h4 t# ^. f
4. EMI RC 电路 => 有线宽、线距、并行走线、包GND0 n* A, X1 `" Z* z" H
等需求;依客户要求完成。
, Z# }, O0 _8 B5 _5. 其它特殊电路 => 有线宽、包GND 或走线净空等需
9 v; w" D( W5 |6 W  Z求;依客户要求完成。
1 S1 N( s  d) Y- q6 J5 N. \- F- `6. 40mil 以下小电源电路组 => 有线宽等需求;尽量以表面层完成,将内层空间完整保留给信号线使用,并尽量避免电源信号在
0 [% K5 E0 W+ z. R% W; P# h5 I9 \. ]# X. JBGA 区上下穿层,造成不必要的干扰。2 P, u. @7 C' D, ?+ a
7. pull low R、C => 无特殊要求;走线平顺。3 r8 l, L) i1 z7 p3 y" ?% e
8. 一般小电路组 => 无特殊要求;走线平顺。
) \+ l- v9 u" k7 a9. pull height R、RP => 无特殊要求;走线平顺
, Y6 E9 C$ ?* Y8 N) s为了更清楚的说明BGA 零件走线的处理,将以一系列图标说明如下:. K2 p$ }* y; S

6 E# F4 [! b7 ]8 k. |# XA. 将BGA 由中心以十字划分,VIA 分别朝左上、左下、右上、右下方向
* `/ Z$ H& T. f8 z: |1 v( z打;十字可因走线需要做不对称调整。8 ^: F: {  J: N$ e" O! g) {
B. clock 信号有线宽、线距要求,当其R、C 电路与CHIP 同一面时请尽量
% q# Q- J2 v* F  n; j& V$ u以上图方式处理。
6 x/ c- q! j2 Q( o. ]+ _! ?C. USB 信号在R、C 两端请完全并行走线。
) r" Q& Z8 F- W- l! zD. by pass 尽量由CHIP pin 接至by pass 再进入plane。无法接到的by pass
  O% [' p/ u2 a% Z2 l请就近下plane。% W) {& ]& e: o- ~4 C, T; F
E. BGA 组件的信号,外三圈往外拉,并保持原设定线宽、线距;VIA 可
/ z: c3 M) ?  H. h/ k9 o- |- Q在零件实体及3MM placement 禁置区间调整走线顺序,如果走线没有层
. g& E! F2 D4 c/ C( n4 v4 m/ G# S面要求,则可以延长而不做限制。内圈往内拉或VIA 打在PIN 与PIN 正2 e" L- z/ w9 i$ H' }( p
中间。另外,BGA 的四个角落请尽量以表面层拉出,以减少角落的VIA
' U2 F, l, S% T+ J' ~5 I数。2 P* f  D5 B- O: H) H) R3 @
F. BGA 组件的信号,尽量以辐射型态向外拉出;避免在内部回转。
% a# |* P& e$ [4 r, Y- _. T
7 X6 Q  q# {5 AF_2 为BGA 背面by pass 的放置及走线处理。
9 n, p& m% o1 O0 i& v% y* tBy pass 尽量靠近电源pin。
5 t( K/ Z6 D) F % x5 A% Q$ Y# |7 j
F_3 为BGA 区的VIA 在VCC 层所造成的状况( u) O6 W( b9 k2 z8 L5 w/ C; O
THERMAL VCC 信号在VCC 层的导通状态。6 @: |9 S* i, y4 O/ H
ANTI GND信号在VCC 层的隔开状态。
- }6 s8 ]+ \" F7 c2 H7 D因BGA 的信号有规则性的引线、打VIA,使得电源的导通较充足。- R& e  T$ s; D0 C% g, a5 Y* Y

6 L4 O( M1 K# J/ P4 B( G. S  ~! aF_4 为BGA 区的VIA 在GND 层所造成的状况
" ?  I( V/ N% g( v# i. nTHERMAL GND 信号在GND 层的导通状态。$ R, c, n7 t& f1 k8 Q* W, @
ANTI VCC信号在GND 层的隔开状态。
/ i7 g' \1 z  U+ z3 e  Y4 {因BGA 的信号有规则性的引线、打VIA,使得接地的导通较充足。$ [' f) B3 G( f% r1 E% |. J

6 I5 \7 S+ J7 iF_5 为BGA 区的Placement 及走线建议图
  N. H( M9 P9 w  h1 A! ~2 m. n) Y9 }. V- }2 d4 F
以上所做的BGA 走线建议,其作用在于:
( ]# }9 ]* v  Q: U2 g  ]1. 有规则的引线有益于特殊信号的处理,使得除表层外,其余走线层
: D! l9 g& ]! g+ l- B, z皆可以所要求的线宽、线距完成。6 d+ d6 b+ z8 v" b' U6 y8 x
2. BGA 内部的VCC、GND 会因此而有较佳的导通性。9 ~. D9 V* r! s$ p7 y. W$ [, W
3. BGA 中心的十字划分线可用于;当BGA 内部电源一种以上且不易- _+ n- ?/ v) s/ N) f! f
于VCC 层切割时,可于走线层处理(40~80MIL),至电源供应端。
5 Y, h& H2 i: r9 T% Q或BGA 本身的CLOCK、或其它有较大线宽、线距信号顺向走线。
( D' K+ ~" Z7 s3 i( j4. 良好的BGA走线及placement,可使BGA自身信号的干扰降至最低。

评分

参与人数 5贡献 +45 收起 理由
gn165625076 + 5 赞一个!
黑驴蹄子 + 10 NICE!
zhangsenzhixing + 10 写的很详细 值得收藏
rickleaf + 10 很给力!
77991338 + 10 支持!顶下

查看全部评分

分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏4 支持!支持!3 反对!反对!

20

主题

395

帖子

1664

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1664
6#
发表于 2014-10-13 16:19 | 只看该作者
很给力!

23

主题

452

帖子

2151

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2151
5#
发表于 2013-10-16 08:45 | 只看该作者
走过路过,没有错过。

53

主题

209

帖子

1372

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1372
4#
发表于 2012-10-19 18:15 | 只看该作者
好贴顶起

42

主题

96

帖子

1700

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1700
3#
 楼主| 发表于 2012-10-19 09:54 | 只看该作者
路过,请顶顶!!!!

评分

参与人数 1贡献 +10 收起 理由
superlish + 10 赞一个!

查看全部评分

50

主题

646

帖子

2466

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2466
2#
发表于 2012-10-18 21:47 | 只看该作者
顶!貌似见过的文章。
每个板子都不简单。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-6-1 00:40 , Processed in 0.081101 second(s), 40 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表