找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 857|回复: 6
打印 上一主题 下一主题

allegro中关于时钟地址数据线的问题

[复制链接]

18

主题

60

帖子

165

积分

二级会员(20)

Rank: 2Rank: 2

积分
165
跳转到指定楼层
1#
发表于 2012-4-24 10:15 | 只看该作者 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
在布线中分别用到了时钟差分信号 数据总线和地址总线:
0 m( ~5 j8 H- a) J  D7 h现在要到遇到怎么设置布线长度的问题
- l  _  d6 c# ~$ Z2 o数据线和地址线都是以时钟为基础的吧,假设时钟是1500MILS,那数据线和地址线是应该比他长好呢还是短好呢还是等长?
$ Q0 }5 N" e( q- s9 V
3 Y  T( Z* a& `, \: I  v都大概在什么范围呢? 5 Z* l$ h0 |. d; f" a7 `/ y0 y
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

50

主题

646

帖子

2466

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2466
7#
发表于 2012-4-29 20:11 | 只看该作者
procomm1722 发表于 2012-4-29 15:01 $ n1 n7 J& U: P; n# C( Z3 j
雖然是好幾天前的帖子, 不過看到有誤導的還是應該插一腳
7 L! E( e: A$ L# p四樓說的觀念並不很正確.
' j8 c+ S# I$ J/ @% B1 _是否需要等長? 要看電路 ...
3 o% I- l" O; P0 X: m; A* o: t
你说的也很有道理,所以一个好的工程师,就是能够在许多的平衡中找到一个最合适的设计方案。5 B7 T  Q; c) c5 U
等长固然是好,但是对于低速的ADDA完全没有这个必要,留着精力去做更严格的时序控制和完整性分析岂不更应该。
6 J9 v5 w1 C, y, R, F  M
每个板子都不简单。

5

主题

962

帖子

3199

积分

五级会员(50)

Rank: 5

积分
3199
6#
发表于 2012-4-29 15:01 | 只看该作者
雖然是好幾天前的帖子, 不過看到有誤導的還是應該插一腳
2 D5 h) A' V0 U+ w! n+ C四樓說的觀念並不很正確.
) A: k& K+ Z. j: X1 \" O3 l是否需要等長? 要看電路設計來決定 , 並不是您認為重要或不重要 , 尤其在高速訊號的設計上.& {! j) D( [2 u7 ^: o
很多資料線因為要控制在一定的如許誤差時間範圍內到達接收端 , 等長的控制當然非常重要.
- z0 C9 B' t- r. L# \高速訊號在意的就是時序上的控制 , 反映到 PCB上就是走線長度的控制.

18

主题

60

帖子

165

积分

二级会员(20)

Rank: 2Rank: 2

积分
165
5#
 楼主| 发表于 2012-4-24 15:00 | 只看该作者
tjukb 发表于 2012-4-24 12:14 6 I6 n- |! Q" m$ K6 z5 g
DA如果不是高速的话,没啥特别的。高速的话,尽量等长,手册中也有相关的布线要求,或者有评估板可参考。个 ...
5 ^0 G8 L$ w) q8 K$ w  i
谢谢你的回答{:soso_e100:}

50

主题

646

帖子

2466

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2466
4#
发表于 2012-4-24 12:14 | 只看该作者
DA如果不是高速的话,没啥特别的。高速的话,尽量等长,手册中也有相关的布线要求,或者有评估板可参考。个人觉得没必要太在意等长,关键是数字和模拟信号布线区的隔离,clk时钟信号远离基准和电源就ok啦。
! G2 y9 c% B4 L1 q! D- e
每个板子都不简单。

18

主题

60

帖子

165

积分

二级会员(20)

Rank: 2Rank: 2

积分
165
3#
 楼主| 发表于 2012-4-24 10:54 | 只看该作者
tjukb 发表于 2012-4-24 10:35
. Q) d, a4 e5 R应该是以时钟为基础,具体操作范围,要查看器件手册,DDR的手册中都有说明的。不是完全相同。
8 B  {* I# d% t$ K1 x: a
不是DDR布线的,就是一个DA的配置,里边布线没有特殊说长度关系。
4 {$ f; X$ ?, }2 m& ]我是想知道,一般情况下,这三类线有什么关系呢,万一长度是随意的有什么影响的吗

50

主题

646

帖子

2466

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2466
2#
发表于 2012-4-24 10:35 | 只看该作者
应该是以时钟为基础,具体操作范围,要查看器件手册,DDR的手册中都有说明的。不是完全相同。% F7 V; q$ X0 _& v
每个板子都不简单。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-10-23 21:37 , Processed in 0.058602 second(s), 33 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表