找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 12015|回复: 19
打印 上一主题 下一主题

AD9内电层plane负片如何去掉死铜

[复制链接]

13

主题

59

帖子

278

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
278
跳转到指定楼层
1#
发表于 2011-11-1 23:30 | 只看该作者 |只看大图 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
DRC检查提示内电层有大量的孤岛铜,但是不知道怎么删除,请各位大侠指点,非常感谢
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

30

主题

475

帖子

4123

积分

五级会员(50)

Rank: 5

积分
4123
20#
发表于 2012-4-18 21:39 | 只看该作者
yuweijian615 发表于 2012-4-18 19:44 / S* u/ o" w; b1 B. n% b" O' }
也挺好看的呵呵,但是数量好多啊,一个个贴不实在吧,不过也是而已活用的一招,受教了

- Q( I0 K$ X  c0 _+ |% y和四楼的方法结合者用哦

13

主题

59

帖子

278

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
278
19#
 楼主| 发表于 2012-4-18 19:44 | 只看该作者
zhengzy 发表于 2012-4-18 15:46
1 a) q: c$ p6 c直接在那贴一块FIll  就ok了
+ |6 r5 h- v! z1 Z7 h% q
{:soso_e179:} 也挺好看的呵呵,但是数量好多啊,一个个贴不实在吧,不过也是而已活用的一招,受教了

13

主题

59

帖子

278

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
278
18#
 楼主| 发表于 2012-4-18 19:28 | 只看该作者
shuiyu123 发表于 2012-4-18 10:32
, `4 \  W6 ]  A% _  W+ S# j兄弟可以按网络调整polygon的间距呀!!??
/ n+ C% e! Z- r$ x6 r有1V电源的间距,有5V、3V3。多设置几个rules就可以了嘛!

9 v$ c6 g5 p/ q4 W( K! g{:soso_e179:}

30

主题

475

帖子

4123

积分

五级会员(50)

Rank: 5

积分
4123
17#
发表于 2012-4-18 15:46 | 只看该作者
yuweijian615 发表于 2012-4-17 23:12
/ K* B# S6 d- i0 v. d% G5 [7 B# E后面确实把plane clearance设小了,解决了DRC报错的问题,当初出现铜孤岛使用的间距是12mil,跟polygon ...
5 Z8 g$ E4 G% n2 B- o% F% E
直接在那贴一块FIll  就ok了

35

主题

131

帖子

7306

积分

六级会员(60)

Rank: 6Rank: 6

积分
7306
16#
发表于 2012-4-18 10:32 | 只看该作者
yuweijian615 发表于 2012-4-16 00:10
4 ]3 H: }- z7 z9 y, g/ p9 S间距拉大可以解决部分问题只能这样讲,因为该平面层对应的信号引脚例如GND与非该层信号引脚例如1V是交错地 ...
+ R% I0 G/ S! b6 ~; N
兄弟可以按网络调整polygon的间距呀!!??
0 x" M# F' f& d" s) Y* {有1V电源的间距,有5V、3V3。多设置几个rules就可以了嘛!
看你那小样!小样怎了,也要撑起一片天!!

13

主题

59

帖子

278

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
278
15#
 楼主| 发表于 2012-4-17 23:12 | 只看该作者
本帖最后由 yuweijian615 于 2012-4-17 23:13 编辑
0 ^& N4 m# ^4 h* ^0 }# F; n( O
jimmy 发表于 2012-4-16 12:19 6 {" q' E; Z* {6 W3 J
四楼是正确的处理方法。) n- k" }9 c; [2 j
! d, t! r( u+ n% A/ [0 S
高速信号线要有完整的参考平面,这是出于信号完整性的考虑。
3 X9 O6 C+ `9 U. |2 g) T' k

' E3 H7 q4 p- Z. n% B后面确实把plane clearance设小了,解决了DRC报错的问题,当初出现铜孤岛使用的间距是12mil,跟polygon到信号的间距一样,后面改到10mil就不出现铜孤岛了,但实际上 星形孤岛的尖端虽然连起来,但是会很细,小于5mil,主要是怕这点影响到pcb制作。至于这地方的铜孤岛对信号完整性的影响还没很好地考虑过。需要继续学习,多谢大侠提点啊

426

主题

8749

帖子

2万

积分

认证会员B类

CAD工程师

Rank: 25

积分
22654
14#
发表于 2012-4-16 12:19 | 只看该作者
四楼是正确的处理方法。
* P& X5 g9 N& Y8 o/ Q) h' l" L7 {8 y9 _. G
高速信号线要有完整的参考平面,这是出于信号完整性的考虑。
$ c  F* x2 ]% F/ v  T" J! s: N; @. ]4 o6 S$ X
而PCB制造工厂,只考虑你文件是否符合制造工艺而已,他们不会帮你考虑设计问题的。
1 V9 [( q" r7 u8 k9 t$ s$ K2 j: S3 }' K+ ]5 n& R$ L5 W
设计问题正是我们应该要考虑的。
专业服务:(价格面议)
代写作业
拉等长
调丝印
喂猪
欺负同学
打老师

13

主题

59

帖子

278

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
278
13#
 楼主| 发表于 2012-4-16 00:13 | 只看该作者
eeicciee 发表于 2012-4-13 09:39
1 _5 R# W9 {1 ?$ V) W+ i% U: Z; q1 kDRC会报错的。

+ Z1 D# g& @: W9 J嗯,当初我也是见DRC报错才上来论坛请教的,不过后面两个厂家兴森快捷和广州杰赛科技反馈的问题列表里面并没有这一项,估计这种情况厂家会默认处理吧,于是我就觉得应该不算问题吧

13

主题

59

帖子

278

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
278
12#
 楼主| 发表于 2012-4-16 00:10 | 只看该作者
shuiyu123 发表于 2012-4-13 10:04 8 ?; k0 m2 P( d! W" B# @
就安全间距接拉大!!因为是内电层嘛!!为什么不把间距接大呢??针对那些M-PDA完全可以的,这些PAD又不 ...
% \+ ^! e; G' {) a# ]) B9 m
间距拉大可以解决部分问题只能这样讲,因为该平面层对应的信号引脚例如GND与非该层信号引脚例如1V是交错地分布的,把1V的间距拉大了,那些原本需要连起来的GND引脚就孤立了,这个间距需要合理设置

13

主题

59

帖子

278

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
278
11#
 楼主| 发表于 2012-4-16 00:09 | 只看该作者
mds 发表于 2011-11-21 11:06 7 c$ Z1 o" g, t% K
你可以将反焊盘设置小一点,放置ROOM,设置区域规则,如此设置,就不会出现孤立铜,回流更好
8 o: E( w$ Q9 I" V" b6 v
这个设置值得参考

25

主题

154

帖子

625

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
625
10#
发表于 2012-4-13 16:36 | 只看该作者
4楼的规则是如何完成,我现在就是想把GBA区域的负片层间距做小,其他地方拉大!如何建立规则!

35

主题

131

帖子

7306

积分

六级会员(60)

Rank: 6Rank: 6

积分
7306
9#
发表于 2012-4-13 10:04 | 只看该作者
mds 发表于 2011-11-21 11:06
+ z' ]7 N% p" S0 J你可以将反焊盘设置小一点,放置ROOM,设置区域规则,如此设置,就不会出现孤立铜,回流更好
: g" @! o' \+ a* ?# [( u) s, ?
就安全间距接拉大!!因为是内电层嘛!!为什么不把间距接大呢??针对那些M-PDA完全可以的,这些PAD又不讲究什么偶合,回流之类的!!
看你那小样!小样怎了,也要撑起一片天!!

89

主题

1242

帖子

5500

积分

五级会员(50)

Rank: 5

积分
5500
8#
发表于 2012-4-13 09:39 | 只看该作者
yuweijian615 发表于 2012-4-7 23:29
7 N6 z. w, ^2 Spcb制造商没有设计问题反馈,软件此类规则检测信息提示应该不影响pcb制作,无需处理
6 {" a# D) }6 A) Q( n  o
DRC会报错的。

14

主题

114

帖子

185

积分

二级会员(20)

Rank: 2Rank: 2

积分
185
7#
发表于 2012-4-8 11:44 | 只看该作者
我也遇到同样的问题,怎么解决呀?就是这种问题:Un-Routed Net Constraint ( (All) ):Isolated copper: Split Plane (DSP_CVDD) on InternalPlane3. Copper island connected to pads/vias detected. Copper area is : 1.6E2 sq. mils
% ^7 Q/ L9 ~" d6 @

评分

参与人数 1贡献 +5 收起 理由
eeicciee + 5 我也一样有这个问题。不知道怎么好

查看全部评分

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-9-20 05:27 , Processed in 0.071203 second(s), 38 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表