找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 2511|回复: 4
打印 上一主题 下一主题

[仿真讨论] DDR2源端端接,板子加工阻抗匹配

[复制链接]

20

主题

142

帖子

569

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
569
跳转到指定楼层
1#
发表于 2011-9-26 11:17 | 只看该作者 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
小弟有个关于DDR2阻抗匹配的问题,想请教做板子的大牛。大家都知道,做DDR2的时候都加个源端端接电阻,通常有22欧或33欧的,这个根据仿真确定的。目前我见到两种形式,有点疑问,还请有经验的大神指导啊:5 V4 V$ Q, ^3 R( d9 C( h6 A+ G
8 z0 C) w1 N+ K  Y& o+ [
1、见过没有加源端端接电阻的,他们说在加工板子的时候,让加工厂对单端线进行调整了,做成了50欧的匹配,这种方法可行吗?! ]7 i) ~7 @, l1 u9 Z: O- _

+ g- T* d: X! P" D6 Q6 n5 L: {4 F% J
2、更常见的是加上源端端接电阻,那么以后加工板子的时候,单端线的阻抗还要匹配成50欧吗?就是要不要让工厂对这个线做50欧的匹配;
8 h% P* o, g/ v, m2 W# r4 {+ u
& c5 V. ?% y: }5 ]( k4 Y, l( ?
$ }7 T6 b9 `5 y- B板子的整体阻抗50欧。
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

25

主题

360

帖子

1141

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1141
5#
发表于 2011-11-3 14:38 | 只看该作者
学习了2 f7 q5 Y, V  `, A

125

主题

542

帖子

3094

积分

五级会员(50)

Rank: 5

积分
3094
4#
发表于 2011-10-14 09:07 | 只看该作者
DDR2确实有个内部ODT需要注意,所以有的设计的时候接了外部电阻,有的没有接,直接使用内部的ODT
I can play

18

主题

153

帖子

367

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
367
3#
发表于 2011-10-14 09:03 | 只看该作者
DDR2有个ODT需要留意,就是芯片的引脚内部可以设置源端阻抗匹配,有三种,可以通过模型选择来进行设置,

12

主题

114

帖子

1443

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1443
2#
发表于 2011-9-26 16:42 | 只看该作者
还是需要的,源短短接的目的就是消除二次反射,原理是发射端的内阻一般约为20多欧,配上源端短接电阻,这样内阻加上源端匹配电阻就是约为50欧姆。从而二次反射的反射系数为0.
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-10 01:36 , Processed in 0.066719 second(s), 33 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表