找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 2878|回复: 7
打印 上一主题 下一主题

[Allegro] intel的ixp435外挂4片ddr2颗粒

[复制链接]

11

主题

129

帖子

-1万

积分

未知游客(0)

积分
-11906
跳转到指定楼层
1#
发表于 2008-6-10 19:12 | 只看该作者 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
我最近刚做了一块pcb板,cpu用intel的ixp435,外挂4个512M的ddr2颗粒,颗粒用的micron的芯片,位宽为16bit,速率400M,时钟200M.cpu接口位宽为32bit,两个cs,两组clk。布局为两两上下重叠放置,data pin 可以直接拉通。pcb走线,因为我的空间较小,第一次做ddr2的布线,所以地址线的远端星形拓扑做的不是很等长,左边的2个芯片和右边的两个芯片相差200~300mil左右。我的规则设置是:data  dm dqs 8位等长,正负50mil的误差,组与组为200mil的误差;地址线和控制线为每个芯片等长,200mil的误差,组与组直接400mil的误差;两组clk等长,误差为10mil,组与组之间50mil的误差。我最不放心的是dqs和clk之间有近1500mil的误差,因为我的clk是与控制线,地址线做等长的。9 X8 D) ~6 ~9 V+ k% R3 H4 y
请教各位兄弟,我这块板子能跑通吗》?请各位兄弟指教
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

18

主题

363

帖子

583

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
583
8#
发表于 2012-2-8 10:01 | 只看该作者
我想问下,你的作品呢?发来给我们学习学习啊!

13

主题

273

帖子

230

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
230
7#
发表于 2012-2-6 09:22 | 只看该作者
micron的ddr2硬件设计要求 到micron网站上去找。

3

主题

28

帖子

-8944

积分

未知游客(0)

积分
-8944
6#
发表于 2008-7-11 22:19 | 只看该作者

发上来看看

学习一下
cjf 该用户已被删除
5#
发表于 2008-6-19 15:07 | 只看该作者
提示: 作者被禁止或删除 内容自动屏蔽

11

主题

129

帖子

-1万

积分

未知游客(0)

积分
-11906
4#
 楼主| 发表于 2008-6-13 16:35 | 只看该作者
给大家看一下cpu的ddr2 时序要求:
- ~0 f5 V' I) SSignal Group                                             Absolute Minimum  Length                     Absolute Maximum Length% S: m% Y; r3 s! W& |; v7 F9 D; [# i
Control to Clock                                          Clock – 600 ps                                    Clock + 600 ps- `! P2 O* N. v
Command to Clock                                      Clock – 600 ps                                   Clock + 600 ps% F& S+ Y3 J( v" l
Data to Strobe                                            Strobe – 250 ps                                  Strobe + 250 ps
) x8 U" U% j- sStrobe to Clock                                           Clock – 475 ps                                    Clock + 875 ps% |, ^  l) G- ^% V

2 v4 }6 Z( a8 w& ]# x, L) f这个是cpu的Hardware Design Guidelines上面说的,我的布线满足以上要求,
5 s* L+ D- N) i8 @* y, @$ U4 H但是我没有micron的ddr2硬件设计要求,有个文档但是上面讲的是DIMM的布线,要求相当严格,
7 e/ @4 H; w* [* n( f有哪位兄弟有micron的颗粒设计文档请发给我,小弟万分感激!!!
( n# I+ F" l4 |! D我的e mail:guyun236@126.com
, K% r' ]( d0 `
2 ~3 g6 C. V8 [# G9 J* F+ |还有请兄弟们帮我评审一下板子呀,能不能通呀,我心的确实没底!!!

1

主题

8

帖子

-8985

积分

未知游客(0)

积分
-8985
3#
发表于 2008-6-13 08:44 | 只看该作者
呵呵,个人认为你的CLK应该和数据线组等长,能不能跑通需要根据时钟频率来计算了,而且还和其它很多因素有关。DDR2布线规则的资料很多,建议你到freescale公司网站看一下MPC85XX的资料文档,里面有一个关于DDR2的布线规则,可能对你比较有参考价值!

11

主题

129

帖子

-1万

积分

未知游客(0)

积分
-11906
2#
 楼主| 发表于 2008-6-11 12:09 | 只看该作者
哦,好可怜呀,没有人回复
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-10 12:03 , Processed in 0.096134 second(s), 39 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表