EDA365电子工程师网

标题: 8层板sdram布线做阻抗匹配的问题。 [打印本页]

作者: xiongbindhu    时间: 2010-7-15 16:57
标题: 8层板sdram布线做阻抗匹配的问题。
本帖最后由 xiongbindhu 于 2010-7-21 15:04 编辑
/ S2 n: K8 Z1 Q, G0 N( V
2 W9 \* @: ^6 i# ]5 j$ L4 g新人请教:sdram布线有过孔从top 到inner和从top到bottom,通常top和bottom的特征阻抗会一样,但是内层的特性阻抗会相差比较大,这种情况下如何做阻抗匹配,还有过孔的影响大不大?
作者: joshuafu    时间: 2010-7-17 17:51
先简单说一下你的叠成,才能分析内层线的阻抗。sdr一般不需要考虑过孔影响
作者: xiongbindhu    时间: 2010-7-19 08:45
回复 2# joshuafu ( Y8 ?0 |7 x* N2 c6 [

% b6 j, Y, ^9 X  C
- P- x  ~. [  f    top/gnd/inner/power1/gnd/power2/gnd/bottom.(已改为8层板了。。。。)
作者: xiongbindhu    时间: 2010-7-19 08:47
回复 2# joshuafu& T' W7 `0 p. S4 R( c+ j
% B' j2 C. j- p% n
    是不是制板的时候让厂家把top inner bottom三层的特征阻抗做的一样会比较好
作者: cwfang    时间: 2010-7-19 11:14
回复 4# xiongbindhu
7 I( n- o$ f# O: d. J0 u0 Q6 ^" y) F. A2 P, |: N  w

* ]' i2 b/ k1 T: h/ N    不用很精确,差个几欧姆还是没问题的
作者: xiongbindhu    时间: 2010-7-19 13:36
回复 5# cwfang
6 F& ?0 e" X5 A; S, O- s7 E
- _" B' T2 J6 ]! i# i- r' a- [4 W/ o/ H6 m: N& `
    我没做阻抗匹配,仿真出来波形不太好
作者: cwfang    时间: 2010-7-21 13:43
回复 6# xiongbindhu
8 C  ?+ K6 g& r8 T! C
) i6 v0 A' z# Y1 Z- u# C) V9 k如果这样,跑不了多高
作者: xiongbindhu    时间: 2010-7-21 14:02
回复 7# cwfang
  j# E' [9 T, ^; a* z: \" a" b0 ~+ y  \7 z0 s3 H
8 W$ I# m7 G, h0 p* f; P! K: n
    100m有 问题?
作者: xiongbindhu    时间: 2010-7-21 14:04
回复 7# cwfang * k; A; E% J. g$ M+ Y0 X6 ^
- \* |5 F, f4 r% m- O5 `, E

. H1 T& Y& |6 n) F    我是参考别人的设计做的,他们也没做匹配,而且等长也差很多(最大的有500mil)。。。。。
2 O5 u% J$ d+ q* {! Z* k( n    他们的板子也能用。。。。
作者: 频道不同    时间: 2010-7-21 14:57
回复  cwfang
2 b) W9 r" d$ E% h$ n8 ~2 d; l
' w- F$ q% E# n4 s8 G4 G  u$ }. E  R2 F) w. I; q
    我没做阻抗匹配,仿真出来波形不太好
3 }- A! ^1 X/ V- J0 H( fxiongbindhu 发表于 2010-7-19 13:36

+ x  b- P: y, P  M$ J6 M5 w6 v' S9 y/ P4 n* p2 p7 T! W$ C6 u
& ^) Q2 n4 E% b  r
    请问你用什么软件仿真?& A. `" O4 T" n" @

作者: xiongbindhu    时间: 2010-7-21 15:01
回复 10# 频道不同
. j1 ~" {4 |3 e6 u8 [
; p$ e% j8 B& _: o( ^% A* p( |! n/ L4 w" Z' {* ^, I' `3 L7 d
    hyperlynx
作者: 风风点点    时间: 2010-7-21 17:53
inner 与 top/bottom 的线宽要设置不一样
作者: xiongbindhu    时间: 2010-7-22 10:46
回复 12# 风风点点 8 x* E) W. R# p6 w

5 k! H; a5 P4 G7 d8 t% Y2 `$ J2 G) l: c+ u$ c  J% B; m; T
    叠层的时候把top和inner的阻抗做的差不多可不可行。。。。
作者: cwfang    时间: 2010-7-22 20:52
回复 8# xiongbindhu
7 Q5 @7 N  R# Z6 a( Y. ]. h% h0 ?& p9 V/ Q7 N9 e  }
4 s9 l8 V7 _4 C# r3 l
    100M问题不大
作者: xiongbindhu    时间: 2010-7-23 10:58
回复 14# cwfang
1 ^4 P8 Q7 f7 p% ?: _$ w
2 W! A0 z$ {. {  B9 m
* y& @, a6 M& ^) K8 B8 k* b7 K* K+ t    仿真波形振铃很严重,峰值都超过5v了(3。3v的信号)。不知道是不是我仿真的不对,在公司,不能上传pcb。。。。哎!!(新手迷茫中)
作者: playdad    时间: 2010-7-23 15:07
1. 内层的阻抗和外层可以控制的比较接近;2. 仿真前确认Driver是否有不同的drive strength,有的话设置较弱的drive strength试试;3. 在drive端串联一个二三十欧姆的电阻,若是双向信号,可将电阻放置在中间。
作者: cwfang    时间: 2010-7-24 18:29
回复 15# xiongbindhu7 n( p' I; H! r

# [$ |5 x2 m. P超过5v?不可能吧?我做过没做阻抗匹配的仿真 ,最多在4.7v,不过这也很大了




欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/) Powered by Discuz! X3.2